找到 “作业评审” 相关内容 条
  • 全部
  • 默认排序

有未完成的连线散热过孔背面要开窗处理电感下面不要有器件以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item.htm?spm=a1

302 0 0
PCB Layout 2023-09-18 16:58:28
 王晨-第二次作业-PMU模块的PCB设计作业评审

差分锯齿状等长不能超过线距的两倍2.注意过孔不要放置过孔上3.T点打孔尽量对齐4.D1未添加pin pair进行等长,存在报错5.地址线也存在报错6.后期自己在电源层和地层铺铜进行连接以上评审报告来源于凡亿教育90天高速PCB特训班作业评审

90天全能特训班17期 allegro-马晓轩 -2SDRAM-作业评审

1.电源输入的滤波电容应该靠近输入管脚(4脚)放置2.走线尽量不要从器件中间穿过3.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍4.时钟信号包地需要在地线上间隔150mil-200mil添加一个地过孔

立创EDA梁山派-邢瑞林作业评审报告

差分线这里需要调整走线尽量不要有直角锐角这里是输出走线应该加粗处理最好铺铜处理。SD卡所有信号线要做等长处理,以时钟线为目标,目标控制在300mil以内。这个差分在这里另一根就断了,不耦合对内也不等长。很多的线间距都不满足3w原则自己调整一

立创EDA梁山派-苏靖楠作业评审报告

差分出线方式可以在优化一下2.差分对内等长误差5mil3.TX和RX未添加等长组进行等长,等长误差100mil4.自己后期再地平面铺一个整版地铜对地进行连接以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以

90天全能特训班17期-allegro-向-百兆

添加的地线尽量多打地过孔2.数据线一组尽量走一起,中间不要有地址线3.此处网络需要加入class一起进行等长4.电源需要处理一下,器件摆放尽量中心对齐以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问

90天全能特训班17期 AD-蒋冠东 -1SDRAM-作业评审

配置电阻电容可以稍微紧凑点:铜皮注意尽量不要直角锐角 ,可以优化下:其他的没什么问题了。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.co

Allegro-全能19期-Allegro邹测景-第一次作业-DCDC模块的PCB设计

配置电阻电容可以稍微移动下,留出空间给主干道铺铜:注意电感当前层内部挖空处理:反馈信号没有连接:第二路DCDC的电源跟地都没有处理,都是需要处理的 :以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链

Allegro-全能19期-谢程鑫-第一次作业-DCDC模块的PCB设计

确认一下此处是否满足载流2.电源输入电容应该先大后小考进管脚放置3.输出电容也是先大后小靠近管脚放置自己确认一下输入输出有没有满足载流,不满足可以加粗走线或者铺铜处理4.USB的两根信号要控制90欧姆的阻抗,走差分,差分对内等长误差5mil

邮件-1913898577 --指南者开发板-作业评审

电源输入的滤波电容应该靠近输入管脚(4脚)放置2.此处走线需要优化一下,尽量不要有直角,走线不要从器件中间穿3.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍4.器件摆放注意局部对齐处理5.logo图片最好不要放在焊盘上【问题改善建

立创EDA梁山派-小松作业评审报告