找到 “间距” 相关内容 条
  • 全部
  • 默认排序

1.485需要走类差分处理或者加粗2.模拟信号需要一字型布局,走线需要加粗,并包地处理3.晶振需要走类差分处理晶振走线都需要优化一下4.差分走线需要按照阻抗线宽线距要求走,后期自己优化一下5.注意地分割,模拟地不要进去数字地里面,分割间距1

90天全能特训班21期AD-往事如烟-达芬奇

USB2.0注意铜皮不要有任意角度USB3.0差分对内等长锯齿状不能超过线距的两倍2.此处采用兼容设计,两个电阻可以放置在共模电感上面3.打孔要打在电容之前,注意 线宽要保持一致4.差分走要耦合5.差分对,间距最少保持20mil6.存在多余

90天全能特训班19期 AD - 朱腾-USB

跨接电容旁边进行多打地过孔,不同的地间距建议2mm2.器件干涉3.SDRAM等长还存在没有达到目标值4.走线尽量不要从电阻电容中间穿5.滤波电容应该靠近输入管脚放置以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班

90天全能特训班15期 AD-lzhong-达芬奇-作业评审

若需要对某一特定网络进行设置约束规则,可在网络规则中设置。单击“网络”图标,弹出“网络规则”对话框,如图5-89所示,在“网络”的列表中选择我们需要设置网络规则的信号,比如“CEC”,再单击“安全间距”或“布线”,对此网络进行单独约束规则设

PADS网络规则设置

走线注意保持3w间距c+c-v+v-,所接电容属于升压电容,走线注意加粗到10mil及以上差分换层在旁边打回流地过孔SD模块数据线整组包地打孔处理地网络焊盘就近打孔晶振打孔包地走线尽量避免直角锐角焊盘避免从长边、四角出线以上评审报告来源于凡

90天全能特训班22期-曾稳龙—第六次作业2层STM最小系统

差分对内误差需要控制在+-5mil这组差分上面没包地差分走线的时候要保持差分间距整版铺一下铜以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.

383 0 0
PCB Layout 2023-07-11 16:10:05
全能19期AD刘+第四次作业+USB2.0&3.0&type-C模块的PCB设计

跨接器件旁边尽量多打地过孔,间距最少1mm,有器件的地方可以不满足2.地网络直接就近打孔,走线不要从小器件中间穿,容易造成短路3.等长存在误差报错4.注意等长线之间需要满足3W间距5.注意一下此处是否满足载流6.器件摆放不要干涉一脚标识7.

90天全能特训班19期 AD - fmc-千兆网口

焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊2.差分走线不满足差分间距要求3.差分线处理不当,锯齿状等长不能超过线距的两倍差分都存在类似问题,后期自己针对进行修改4.线宽尽量保持一致5.差分走线尽量耦合,后期自己调整一下

90天全能特训班18期-allegro-翁杰-USB3.0

差分线这里需要调整走线尽量不要有直角锐角这里是输出走线应该加粗处理最好铺铜处理。SD卡所有信号线要做等长处理,以时钟线为目标,目标控制在300mil以内。这个差分在这里另一根就断了,不耦合对内也不等长。很多的线间距都不满足3w原则自己调整一

立创EDA梁山派-苏靖楠作业评审报告

答:我们在设计比较复杂的项目、BGA的间距比较小的时候呢,通孔是没法使用的,必须要使用激光钻孔,也就是盲孔与埋孔的设计。我们这里讲解一下,在Allegro中应该如何去设置盲埋孔,具体操作如下所示:

【Allegro软件操作实战90问解析】第53问 Allegro软件中应该如何设置盲埋孔?