- 全部
- 默认排序
差分换层,旁边需要打地过孔2.差分线可以在优化一下3.晶振需要包地处理4.焊盘出线与焊盘同宽即可,拉出来再进行加粗5.电源存在多处开路以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教
主干道尽量呈一字型布局2.配置电路走线加粗到10mil即可,不用进行铺铜3.电容摆放应该先打后小原则4.器件摆放焊盘不要太靠近板框,建议最少1mm5.反馈线走10mil即可6.走线未从焊盘中出线7.此处电流应该要先经过电容,在经过电感输入到
1.485需要走类差分处理或者加粗2.模拟信号需要一字型布局,走线需要加粗,并包地处理3.晶振需要走类差分处理晶振走线都需要优化一下4.差分走线需要按照阻抗线宽线距要求走,后期自己优化一下5.注意地分割,模拟地不要进去数字地里面,分割间距1
差分对内等长凸起高度不能超过线距的两倍2.差分出线要尽量耦合3.注意差分绕等长要求书哪里不耦合就在那里绕4.通孔焊盘可以不用打孔,直接从底层进行连接5.注意电源走线需要加粗,满足载流 ,走线尽量最短路劲6.CC1和CC2属于重要信号,需要
网口信号除差分外,其他的都需要加粗到20mil2.差分走线可以在优化一下3.晶振需要走内差分,并且包地处理4.走线尽量钝角,不要有尖角5.差分对内等长存在误差报错6.走线尽量不要从小器件中间穿,后期容易造成短路7.注意器件摆放不要干涉8.顶
注意差分信号包地包全:差分走线可以优化对称点:差分连接进入过孔的 看是否有多余线头 优化走线:此处差分对内等长的走线不满足规范:此处相同网络的GND铜皮并未跟焊盘连接:铜皮属性设置第二项 然后重新灌铜。CC1 CC2 管脚需要加粗走线:对内
电源管脚加粗走线:注意焊盘扇孔尽量从中心拉直出去扇孔:电源管脚加粗:注意组跟组等长误差是10MIL,不满足 自己修改下:组内误差满足 组跟组不满足。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接
1.变压器下方需要在所有层单独放置铺铜挖空,例如顶层放一个底层再放一个铺铜挖空。2.电源电容的输入输出都需要加粗载流。3.顶底层需要整版铺地铜处理4.TX等长组需要建立xSignals,前后段合并一起等长5.差分对内等长误差要控制在5mil
晶振布局需要调整2.焊盘出线不规范3.USB这对差分走线需要耦合,对内等长误差5mil4.没有添加USB控90的class,创建差分对5.vbut属于电源信号,走线需要加粗6.此处不满足载流以上评审报告来源于凡亿教育邮件公益作业评审如需了解
电感所在层内部需要挖空处理2.滤波电容摆放应该先大后小3.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍4.数据线等长需要满足3W规则5.地址线也要满足3W规则6.此处不满足载流,VREF电源最少需要加粗到15mil7.此处走线需要