找到 “评审” 相关内容 条
  • 全部
  • 默认排序

带你干所在层的内部需要挖空处理2.天线做隔层参考,需要挖空第二层3.差分对内等长处理不当,锯齿状凸起高度不能超过线距的两倍4.晶振需要走内差分,并包地,多打地过孔5.注意数据线等长需要满足3W规则6.地址线也需要满足3W规则7.网口差分需要

90天全能特训班15期ALLEGRO-王敏鹏-H3-TVBOX作业评审

走线未从焊盘中心出线2.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.滤波电容保持先大后小原则4.器件摆放注意中心对齐处理5.除了散热过孔,其他的都可以盖油处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审

90天全能特训班17期 AD   江 -DCDC-作业评审

晶振布局、布线错误,晶振的一对线要走成类差分的形式, 线尽量短如下图。typec的LCD_R4、LCD_R5要建立差分对走差分阻抗控制90欧姆做对内等长,换层需要靠近过孔打回流地过孔,D7、D8应该尽量靠近typec管脚放置。TF卡所有信号

立创EDA梁山派-郭付根作业评审报告

差分对内等长错误,按照等长绕线高度和长度不符合规范焊盘没有开窗相邻器件尽量朝相同方向整齐放置走线避免锐角对内等长误差不达要求,差分对内等长误差要求在5mil范围内以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课

90天全能特训班22期-David AD(群昵称)-第三次作业-百兆网口设计

这个封装有问题,去库里把焊盘上的铜皮删掉就可以铺铜不要有直角锐角有没连接的线不要有sub线头不要从焊盘侧面出线dcdc要单点接地这里不要打孔,从芯片下面回流散热过孔背面也要开窗处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需

88 0 0
PCB Layout 2024-03-19 17:25:15
5路 DCDC作业作业评审

电源输出和输入都要经过第一个或最后一个电容在打孔顶层多余打孔,底层没有连接,造成天线报错相邻电路大电感应朝不同方向垂直放置以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https

152 0 0
Altium Designer-弟子计划-张紫薇-DCDC模块作业

数据线线距不满足3w这里差分等长间距不能大于2Svref离数据线太近了以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item.ht

183 0 0
PCB Layout 2024-01-15 20:18:37
 LHY——第10次作业——DDR4片FLBY结构作业评审

时钟线等长错误等长过于松散不齐整,绕线不均匀,锯齿状绕线尽量咬合电源信号的电容放置不均匀,尽量做到均匀的放置电容电容应尽量靠近管脚放置,不要拉出来太远以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链

90天全能特训班21期-+AD24-第一次作业-一片SDRAM

电感底部不要放置器件:可以吧电阻电容放置到中间IC的底部。电感内部也需要挖空处理:DCDC电源主干道建议铺铜处理满足其载流大小:LDO 电路部门扇孔注意过孔对齐:走线不要直角:LDO电源信号尽量拉出焊盘就加粗,不要拉出很多之后再去加粗:以

PADS-全能21期-买一片空明 pdas 第四次作业——pum电源模块设计

电感底部不能放置器件以及走线:把电容都可以塞到IC底部,自己布局处理下。底层器件注意对齐:电感内部挖空处理:IC焊盘扇孔注意下对齐:板上多余没网络过孔或者走线删除掉:GND铺了铜就不用走线连接了:以上评审报告来源于凡亿教育90天高速PCB特

Allegro-全能21期-我的瓜呢 allegro 第二次PMU作业