找到 “打孔” 相关内容 条
  • 全部
  • 默认排序

器件干涉2.地网络就近打孔,缩短回流路劲3.差分对内等长凸起高度不能超过线距的两倍4.差分走要耦合,且满足差分间距要求5.注意走线不要有直角,后期自己优化一下6.VREF的线宽最少要加粗到15mil以上7.差分对内等长误差5mil8.反馈线

90天全能特训班19期AD -董超-2DDR

晶振靠近管脚放置,尽量少打孔换层,包地处理2.差分包地地线上需要多打地过孔3.器件摆放尽量对齐处理4.注意过孔不要上焊盘后期自己检查一下过孔上焊盘和过孔重叠5.信号包地应该用地网络,不要用电源6.SD卡组内误差不能超过400mil7.注意走

90天全能特训班18期 allegro -觅一惘 -STM32

还存在飞线,注意电源信号处理:差分打孔换层的过孔两边注意添加地过孔,缩短回流路径:注意差分对内等长误差为5MIL:差分组跟组不用等长,组内等长就可以了:单端信号的TX RX需要组内等长,没有设置:自己后期去设置下组内等长,在拉等长。以上评审

Allegro-弟子-李飞-百兆以太网接口的PCB作业

1、要求单点接地,一路dcdc的地网络全部连接到芯片下方打孔接地 2、电感下方应该所有层挖空处理 3、铺铜避免直角锐角 4、电源接口应靠近板框一端伸出板框方便插拔 5、电源铜皮不够宽 6、底层未连接电源的多余过孔导致天线报错以上评审报告来源

18153042776公益评审报告

此处存在开路2.差分换层打孔尽量对齐,走线尽量耦合3.差分对内等长不规范,锯齿状等长不超过线距的两倍4.tpye-c差分对内等长误差5mil5.此处走线需要优化一下6.器件摆放尽量中心对齐7.过孔需要盖油处理以上评审报告来源于凡亿教育90天

90天全能特训班17期AD-K-USB3.0-作业评审

反馈线只用走10mil即可2.输出打孔要打在最后一个电容后面,反馈走线即可,不用铺铜输出打孔都需要再调整一下3.此处存在drc,短路了4.此处不满足载流,建议铺铜处理5.此处反馈器件要靠近管脚放置6.管脚滤波电容需要靠近管脚放置,保证一个管

90天全能特训班20期 allegro -肖平铮-PMU

走线注意保持3w间距c+c-v+v-,所接电容属于升压电容,走线注意加粗到10mil及以上差分换层在旁边打回流地过孔SD模块数据线整组包地打孔处理地网络焊盘就近打孔晶振打孔包地走线尽量避免直角锐角焊盘避免从长边、四角出线以上评审报告来源于凡

90天全能特训班22期-曾稳龙—第六次作业2层STM最小系统

注意电感所在层的内部需要挖空处理2.注意滤波电容摆放应该先大后小摆放3.开关电源电感下面应该避免走线4.芯片采用单点接地,其他部分应该避免打孔,只需要在芯片中间打孔即可5.后期需要在底层铺整版地铜

allegro弟子计划-金洲梁-DCDC

电感所在层的内部需要挖空处理2.此处会出现载流瓶颈,后期自己把铜皮加宽3.贴片器件换层需要打孔尽量连接,这样是存在开路的4.反馈要从滤波电容后面取样,走10mil的线,后期可以自己调整一下布局5.电源需要在底层铺铜进行连接6.器件摆放注意不

90天全能特训班19期 allegro - 茉宣-PMU

电源网络就近打孔即可2.晶振包地多打地过孔,晶振下面尽量不要走线3.VGA属于模拟信号,走线需要加粗,并包地处理,下面不要穿其他信号线4.没有添加网口4对差分的class5.差分对内等长误差5mil6.变压器需要所有层挖空7.确认一下此处是

90天全能特训班16期 AD-程顺斌-达芬奇-作业评审