- 全部
- 默认排序
1.485需要走内差分2.差分对内等长误差5mil3.焊盘出现不规范,尽量从焊盘中心出线4.地分割间距要满足1mm,跨接器件旁边尽量多打地过孔5.电感所在层的内部需要挖空处理6.输出尽量铺铜处理,满足载流7.此处反馈线尽量打孔走底层8.走线
晶振布局、布线错误,晶振的一对线要走成类差分的形式, 线尽量短如下图。typec的LCD_R4、LCD_R5要建立差分对走差分阻抗控制90欧姆做对内等长,换层需要靠近过孔打回流地过孔,D7、D8应该尽量靠近typec管脚放置。TF卡所有信号
变压器旁边的走线处理信号线其他的都要满足20mil差分对内等长控制在5mil以内RX和TX的信号要建等长组等长的,中间最好画一条gnd间隔开。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码
电容尽量靠近管脚放置,一个管脚一个2.百兆网口差分需要进行对内等长,误差5mil,差分尽量少换层打孔3.RX和TX需要添加等长组进行等长,误差100mil4.电容靠近管脚放置5.确认一下此处是否满足载流,注意电源要满足载流6.器件摆放尽量中
差分出线尽量耦合2.打孔从底层进行连接即可3.滤波电容靠近管脚放置4.焊盘出线需要优化5.四组差分需要进行对内等长,误差5mil6.时钟信号需要单根包地处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以
确认一下此处是否满足载流2.电源输入电容应该先大后小考进管脚放置3.输出电容也是先大后小靠近管脚放置自己确认一下输入输出有没有满足载流,不满足可以加粗走线或者铺铜处理4.USB的两根信号要控制90欧姆的阻抗,走差分,差分对内等长误差5mil
焊盘出线不规范,不能从侧面出线,出线的时候线宽不要大于焊盘宽度这个变压器下面的挖空可以在宽一点rx和tx没有做等长,信号线中间不要变化线宽时钟没有包地处理两个不同的地除跨接器件外其他的地方连接要不小于1.5mm差分对内等长误差大于5mil以
差分线对内等长误差5mil,同一组差分误差5mil规则要分开进行设置,后期自己处理一下2.焊盘出线不要走直角3.差分对内等长尽量在不耦合处进行等长4.注意器件摆放不要超出板框5.差分走线要耦合走,后期自己优化一下6.后期自己在地平面铺铜,把
焊盘出线需要优化一下2.铜皮需要优化一下,尽量不要直角,建议45度3.差分走线需要耦合,后期自己调整一下4.差分对内等长误差5mil所有差分对都要注意一下5.负片层需要指定网络进行连接6.差分走线需要按照阻抗线宽线距进行走线,避免发生阻抗突
铜皮间距太小,所有间距最小不能小于4mil多处孤岛铜皮、尖细铜皮差分出焊盘尽快耦合优化布局走线尽量靠近,不会可以查看参考板走线太细,走线一般情况最细4mil,明明可以走4mil线宽差分对内等长绕线在引起不等长处绕线差分对内等长绕线拱起处长度