找到 “对内等长” 相关内容 条
  • 全部
  • 默认排序

器件干涉2.地网络就近打孔,缩短回流路劲3.差分对内等长凸起高度不能超过线距的两倍4.差分走要耦合,且满足差分间距要求5.注意走线不要有直角,后期自己优化一下6.VREF的线宽最少要加粗到15mil以上7.差分对内等长误差5mil8.反馈线

90天全能特训班19期AD -董超-2DDR

焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊2.天线一般需要加粗到20mil,天线下面不要走线,周围多打地过孔3.网口差分需要进行对内等长,误差5mil4.HDMI需要差分对间等长,误差10mil5.网口的其他信号都需要

90天全能特训班16期 AD-程顺斌-H3-TVBOX-作业评审

差分出线尽量耦合2.打孔从底层进行连接即可3.滤波电容靠近管脚放置4.焊盘出线需要优化5.四组差分需要进行对内等长,误差5mil6.时钟信号需要单根包地处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以

90天全能特训班17期 allegro -马晓轩 -百兆网口-作业评审

差分对内等长误差大于+-5mil包地要连线等长不要有直角这里的差分走线可以优化一下以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/i

122 0 0
PCB Layout 2024-04-03 17:30:04
杨皓文-第六次作业USB3.0,type-c接口的PCB设计作业评审

注意器件尽量整体中心对齐:上述一致问题,器件整体对齐处理:注意差分打孔换层的回流地过孔,打在正左右两侧,调整下:注意差分从过孔拉出,前两组调整为第三组的模式:此处电源信号并未连接:注意差分对内等长误差为5MIL:其他的没什么问题。以上评审报

全能19期-Faker-第5次组作业-USB 2.0/3.0&Type-C模块PCB设计

差分等长不规范,锯齿状等长不能超过线距的两倍差分对内等长都需要优化,不满足要求2.器件摆放尽量中心对齐3.注意过孔不要上焊盘4.此处走线不满足差分间距规则以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访

90天全能特训班17期 allegro -马晓轩 -USB3.0-作业评审

1.差分对内等长错误,拱起处高度和间距错误。2.注意焊盘到过孔的间距,最小不能小于4mil以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.c

90天全能特训班19期 AD - 董超-第五次作业-USB3.0模块PCB作业

焊盘出线需要优化一下2.焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.器件摆放尽量对齐处理4.差分走线不满足差分间距规则5.差分对内等长5mil6.器件干涉7.走线没有连接到过孔中心,存在开路8.注意走线不要任意角度USB2.0注意差

90天全能特训班18期-allegro-邹信锦-USB

注意差分对内等长凸起高度不能超过线距的两倍2.变压器需要挖空所有层处理3.焊盘里面不要出现多余的线头4.电容靠近管脚摆放,均匀分配5.变压器挖空里面尽量不要走线6.注意tx分组少信号线7.焊盘要开窗处理,要不然不能进行上锡焊接,后期自己处理

90天全能特训班22期AD-小白-百兆网口

个别器件注意整体对齐:注意等长线之间需要满足3W间距原则:没满足的都自己优化下。数据线组内也需要满足3W:差分对内等长误差为5MIL:其他的没什么问题。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问

Allegro-全能19期-邹测景-第六次作业-两片DDR