找到 “摆放” 相关内容 条
  • 全部
  • 默认排序

设置了电气间隙规则,但实际摆放后发现不会提示警告,请教大佬

座子需要靠近板框放置2.不要随意改动原理图所需要用的封装3.此处走一根10mil的线即可,不用进行铺铜4.电感所在层的内部需要挖空5.输出电容按照先大后小顺序摆放,不要修改电容封装后期自己按照原理图自己调整封装6.器件摆放注意中心对齐处理,

90天全能特训班21期 AD -ZJC-DCDC

反馈信号要连到电源最末端电容要按照先大后小原则摆放要求单点接地,整路电源都要连接到一起,在一个点打孔接地以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.t

90天全能特训班21期-喜之狼 AD 第一次DC-DC作业

设计完后把铜皮都重铺一下这里的过孔没有和铜皮连接上短路了。要掌握好模块复用这个操作可以减少工作量电感垂直摆放LDO没什么问题以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:http

339 0 0
AD-Arvin LDO+DCDC 作业评审

pcb上存在多处开路2.注意铜皮不要有任意角度和尖角,建议钝角,后期自己调整优化一下3.注意焊盘出线规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊4.电感所在层的内部需要挖空处理5.电源输出电容摆放要先大后小6.走线能拉直尽量拉直,

90天全能特训班20期 AD -邹旭-DCDC

1.485信号需要走内差分处理,后期自己调整一下布局,然后重新走线2.晶振优先布局,走线路劲要尽量短3.晶振注意电容摆放顺序,先经过电容,在到晶振4.差分出线要耦合,走线尽量不要走小器件中间,容易造成短路5.差分对内等长处理不当,锯齿状等长

90天全能特训班18期 AD - iYUN-达芬奇

在进行原理图绘制时,经常会需要拖拽元器件,原理图中走线是默认和器件一起移动的,这样在元器件摆放错误,需要进行移动时会很不方便,那么如何使连线不和器件一器移动呢?

9467 1 0
AD在移动元器件的时候,怎么不让连线跟着移动?

此处电源走线要注意满足载流2.晶振需要走内差分,并包地处理3.器件摆放不要挡住一脚标识4.注意等长线之间需要满足3W5.注意电源要满足载流6.变压器要所有层挖空处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班

90天全能特训班19期 allegro - Charlie吴-千兆模块

差分线处理不当,锯齿状透气高度不能超过线距的两倍2.注意地址线等长需要满足3W规则3.注意器件摆放不要干涉1脚标识4.器件干涉以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:htt

90天全能特训班16期AD-晴栀-4DDR-作业评审

注意铺铜时要尽量把焊盘包裹起来,铜皮不要有任意角度,进行钝角2.电感挖空所在层需要右键重新铺铜进行挖空处理,焊盘处的铜皮不要进行挖空,否则存在开路3.电容先大后小排列摆放4.相同网络的铜皮和走线没有连接在一起,后期自己更改一下铜皮属性设置注

90天全能特训班21期 AD-哦-DCDC