找到 “打孔” 相关内容 条
  • 全部
  • 默认排序

李增老师和大家手把手一起学习,两片DDR3内存4层T型拓扑结构的规划&布局&规则&布绕线技巧全流程视频。

手把手教学DDR3T型拓扑结构布局规则布线全流程

要求一字型或L型布局,相邻器件中心对齐 输出座子要伸出板框一段 电源输入和输出主干道要铺铜处理,信号流向尽量顺畅 Dcdc模块要求单点接地,整条电路GND网络焊盘连接到芯片下方统一打孔接到底层 大电感下方所有层挖空铺铜处理 此处是反馈引脚,

90天全能特训班21期-刘林-第一次作业-DCDC模块

此处存在开路2.差分换层打孔尽量对齐,走线尽量耦合3.差分对内等长不规范,锯齿状等长不超过线距的两倍4.tpye-c差分对内等长误差5mil5.此处走线需要优化一下6.器件摆放尽量中心对齐7.过孔需要盖油处理以上评审报告来源于凡亿教育90天

90天全能特训班17期AD-K-USB3.0-作业评审

发光二极管靠近板边放置232模块的升压电容走线加粗sd模块布线太乱,不整齐,sd模块走线尽量单根包地,没有空间就整组包地打孔发光二极管走线加粗以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码

90天全能特训班21期-康斯坦丁-stm32

VGA模拟信号要一字型布局,走线加粗处理2.晶振需要走内差分,走线要尽量短,晶振尽量顶层走线,包地要包完整3.差分对内等长不能超过线距的两倍,包地要在地线上打孔4.跨接器件旁边需要多打地过孔,器件摆放可以在优化一下5.反馈需要从最后一个电容

90天全能特训班19期 AD -朱腾-达芬奇

1、CGND这边也需要就近多打孔2、多处孤岛铜皮和尖岬铜皮3、焊盘应从短边出线,避免从长方向出线。4、变压器除差分信号外,其它信 号都要加粗到20mil以上。5、晶振需要走类差分布线,尽量缩短到芯片走线。6、走线避免锐角7、器件摆放干涉8、

90天全能特训班19期-AD刘+第三次作业+千兆网口模块设计

此处不满足载流,应该铺铜 处理,8/16的孔两个过孔过1A2.电感所在层的内部需要挖空处理3.输出打孔要打在滤波电容的后面4.此处尽量加粗到15mil,保证裕量5.可以在底层铺一块整版地铜以上评审报告来源于凡亿教育90天高速PCB特训班作业

90天全能特训班18期pads -我爱罗-PMU

采用单点接地,此处不用打孔2.铜皮尽量不要有任意角度,一般钝角3.电感所在层的内部需要挖空4.反馈线尽量远离电感5.pcb上存在多处开路以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助

90天全能特训班18期 allegro -邹信锦 -DCDC

这个封装有问题,去库里把焊盘上的铜皮删掉就可以铺铜不要有直角锐角有没连接的线不要有sub线头不要从焊盘侧面出线dcdc要单点接地这里不要打孔,从芯片下面回流散热过孔背面也要开窗处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需

91 0 0
PCB Layout 2024-03-19 17:25:15
5路 DCDC作业作业评审

差分线对内等长凸起高度不能超过线距的两倍2.差分对内绕等长绕一边即可3.走线需要优化一下,尽量不要走任意角度4.差分出线需要优化一下5.存在开路6.地网络尽量就近打孔连接到地平面走线尽量不要超过器件外框丝印,走线离焊盘太近,后期容易短路差分

90天全能特训班21期 pads-康斯坦丁-HDMI