找到 “对内等长” 相关内容 条
  • 全部
  • 默认排序

差分走线需要保持耦合从过孔内拉出:此处差分亚需要重新拉出耦合走线,并且差分对内等长需要注意规范:注意高度要小于2S。板上多余线头删除掉:其他的没什么问题了。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以

AD-全能22期-申存湛-第3次作业-RJ45百兆网口的PCB设计

元器件能水平以及垂直方向放置,不要45度:不要有这种尖岬铜皮:机壳地与电路地至少满足2MM间距:差分对内等长注意参数长度值,gap需要大于等于3W:跨接器件两端都可多打地过孔:平面分割带建议加粗到20MIL:存在长度误差报错:以上评审报告来

AD-特训班20期-AD-孔傲涵-DM642开发板

差分信号打孔换层 注意两侧打上地过孔,缩短回流路径:注意器件尽量整体中心对齐:过孔注意间距,不要造成平面割裂:变压器上除了差分信号 其他的加粗20MIL:差分对内等长误差控制在5MIL:RX TX需要对内做等长以上评审报告来源于凡亿教育90

Allegro-弟子- 金洲梁 第六次作业百兆网口模块设计

变压器下方所有层挖空铺铜差分换层打孔旁边要打回流地过孔差分对内等长绕线错误差分对内等长误差控制5mil范围内以太网转换芯片到CPU的tx、rx网络走线分别建立等长组,控100mil误差范围分别等长。电源输入接到第一个电容前方,在从最后一个电

183 0 0
Allaegro-弟子计划-程静—百兆网口模块作业

差分对内等长凸起捣鼓不能超过线距的两倍2.差分出线可以在优化一下3.此处走线可以从焊盘拉出后子啊进行加粗处理4.差分对内等长误差5mil时钟信号需要单根包地处理,或者离其他信号20mil以上评审报告来源于凡亿教育90天高速PCB特训班作业评

90天全能特训班20期AD-王志武-百兆网口

网口差分控100欧姆,不是90,加后期自己注意一下2.差分对内等长误差5mil3.差分出线要尽量耦合走线不要超过焊盘宽度,建议与焊盘同宽,自己调整一下5.时钟信号需要包地处理,在地线上均匀的打上过孔蛇形等长建议用钝角以上评审报告来源于凡亿教

90天全能特训班21期AD-李懵-百兆网口

差分对内等长凸起高度不能超过线距的两倍2.蛇形等长尽量用45度,不要用直角,后期自己优化一下3.差分走线可以在优化一下4.差分出线要尽量耦合,后期自己优化一下5.注意确认一下此处走线是否满足载流注意器件摆放尽量电容靠近管脚存在开路差分对内等

allegro弟子计划-曾钰-百兆网口

单对差分对包地50-100mil打孔差分信号走线换层在旁边打回流地过孔同层连接多余打孔多处飞线未连接差分对内长度误差5mil,设置对内等长规则以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码

193 0 0
Allaegro-弟子计划-程静—type-c模块作业

多个过孔没有网络过孔全都要打到电路的最后一个器件后方差分对尽量单对包地打孔处理电源不要包地,不要做多余处理差分对内长度误差5mil,设置对内等长规则以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接

198 0 0
Allaegro-弟子计划-程静—USB3.0模块作业

rx和tx之间要用gnd间隔差分对内等长误差大于+-5mil变压器旁边的线宽要大于20mil以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.

189 0 0
PCB Layout 2024-01-26 11:46:50
第三次作业