找到 “对内等长” 相关内容 条
  • 全部
  • 默认排序

差分对内等长凸起高度不能超过线距的两倍2.器件摆放注意中心对齐处理3.USB差分对内等长误差5mil4.后期自己优化一下走线5.此处电源尽量铺铜处理,满足载流6.注意在负片层添加网络,进行连接,GND层也一样的处理方式7.差分出线要尽量耦合

90天全能特训班20期AD -思乐-USB3.0

差分换层需要在旁边200mil范围内打回流地过孔电源走线注意加粗usb座子到esd器件之间也需要建立差分对,对内误差控制5mil等长差分对内等长不符合规范差分对内等长误差超过5mil负片没有指定网路多处孤岛铜皮、尖岬铜皮以上评审报告来源于凡

90天全能特训班20期-AD-思乐-usb3.0-type c

VGA模拟信号要一字型布局,走线加粗处理2.晶振需要走内差分,走线要尽量短,晶振尽量顶层走线,包地要包完整3.差分对内等长不能超过线距的两倍,包地要在地线上打孔4.跨接器件旁边需要多打地过孔,器件摆放可以在优化一下5.反馈需要从最后一个电容

90天全能特训班19期 AD -朱腾-达芬奇

1.变压器下方需要在所有层单独放置铺铜挖空,例如顶层放一个底层再放一个铺铜挖空。2.电源电容的输入输出都需要加粗载流。3.顶底层需要整版铺地铜处理4.TX等长组需要建立xSignals,前后段合并一起等长5.差分对内等长误差要控制在5mil

90天全能特训班18期-AD李侠鑫-第四次作业-百兆网口的PCB设计 -作业评审

此处存在开路2.差分换层打孔尽量对齐,走线尽量耦合3.差分对内等长不规范,锯齿状等长不超过线距的两倍4.tpye-c差分对内等长误差5mil5.此处走线需要优化一下6.器件摆放尽量中心对齐7.过孔需要盖油处理以上评审报告来源于凡亿教育90天

90天全能特训班17期AD-K-USB3.0-作业评审

DD3 四片:注意不要出现这种锐角走线:负片层并未赋予网络:注意设计完了之后检查下走线的连接性:并未保证3W间距原则:差分对内等长注意规范:差分对内等长误差为5MIL:以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特

AD-全能20期-AD-xiaohao-第六次作业-DDR3模块

差分对内等长凸起高度不鞥超过线距的两倍2.主要差分出线要尽量耦合3.差分需要进行对内等长,误差5mil4.器件摆放尽量中心对齐处理5.CC1和CC2属于重要信号,走线需要加粗6.注意走线不要有任意边,后期自己优化一下走线7.包地的地线上尽量

90天全能特训班19期allegro -邹测景-USB

网口信号除差分外,其他的都需要加粗到20mil2.差分走线可以在优化一下3.晶振需要走内差分,并且包地处理4.走线尽量钝角,不要有尖角5.差分对内等长存在误差报错6.走线尽量不要从小器件中间穿,后期容易造成短路7.注意器件摆放不要干涉8.顶

90天全能特训班19期allegro -谢程鑫-千兆网口

铜皮间距太小,所有间距最小不能小于4mil多处孤岛铜皮、尖细铜皮差分出焊盘尽快耦合优化布局走线尽量靠近,不会可以查看参考板走线太细,走线一般情况最细4mil,明明可以走4mil线宽差分对内等长绕线在引起不等长处绕线差分对内等长绕线拱起处长度

90天全能特训班22期-魏信-AD-第五次作业-USB3.0 PCB设计

USB3.0:铺铜不要出现直角以及尖角,需要钝角,都修改下:差分没有耦合走线,重新走线:差分打孔不符合规范,重新扇孔下:走线没连接的删除掉:差分都没有注意耦合走线,都要检查修改:都没有耦合不符合规范。差分对内等长误差为5MIL:自己修改以上

AD-全能21期-PMU模块 USB2.0 USB3.0练习