找到 “pmu” 相关内容 条
  • 全部
  • 默认排序

此处可以不用打孔2.反馈信号需要走10mil以上3.此处为电源输入,走线需要加粗,过孔要打在滤波电容前面4.走线尽量不要从电阻电容中间穿5.散热过孔需要开窗处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程

90天全能特训班17期AD-云-PMU作业评审报告

注意电感当前层的内部铜皮挖空:焊盘扇孔注意下对齐扇出:上述一致问题,优化下电感内部的挖空区域:个别信号没有联通:其他的没什么问题。

全能19期-Allegro-陈成-第二次作业-PMU模块设计

USB3.0:铺铜不要出现直角以及尖角,需要钝角,都修改下:差分没有耦合走线,重新走线:差分打孔不符合规范,重新扇孔下:走线没连接的删除掉:差分都没有注意耦合走线,都要检查修改:都没有耦合不符合规范。差分对内等长误差为5MIL:自己修改以上

AD-全能21期-PMU模块 USB2.0 USB3.0练习

存在无网络过孔,短路了2.输出过孔要打在最后一下滤波电容的后面3.过孔不要上焊盘4.电感下面尽量不要放置器件和走线5.存在多处开路和drc报错,后期自己处理一下6.注意走线需要连接到焊盘中心,此处需要优化一下7.相同网络的走线和铜皮未进行连

90天全能特训班20期 AD -段太山-PMU

ROOM框导入不需要就进行删除:电感下面不要放置器件,自己整体调整下,可以塞到IC下面去:注意铜皮不要存在直角:电感内部都挖空处理:注意反馈信号加粗8-12MIL:铜皮尽量把焊盘都包裹住:注意整板是铺地铜进行回流,而不是铺电源信号,自己处理

全能19期-AD-卢同学-第3次作业-PMU模块的PCB设计

还存在较多短路报错,对应报错区域自己检查下:存在飞线:注意电感内部挖干净一点:注意铜皮不要尖角以及直角,整合下全部都钝角铺铜:走线也不能直角:这种铜皮完全不合格,板上类似铜皮都要重新绘制再去铺铜:走线要么没有从焊盘中心拉线,要么没有完整从焊

AD-全能22期-hermit-第二次作业PMU模块

电感所在层的内部需要挖空处理2.走线未连接到焊盘中心。存在开路3.铺铜时尽量把焊盘包住,避免造成开路4.注意电感底部不要放置器件以及走线,需要重新优化下底层的布局以及布线:5.走线不要从小电阻电容中间穿,后期容易造成短路,自己优化一下走线路

90天全能特训班19期 AD - lr-PMU

电感中间挖空后要选中铜皮重铺才可以2.注意过孔不要上焊盘3.存在开路,后期自己优化一下走线4.滤波电容靠近管脚放置,优先放置,注意出线载流瓶颈,加宽铜皮5.注意电感底部不要放置器件以及走线,需要重新优化下底层的布局以及布线:6.器件干涉7.

90天全能特训班19期 AD - 张冰-PMU

注意电感底部不要放置器件以及走线,需要重新优化下底层的布局以及布线:电感注意当前层内部挖空:电源输出对应的GND打孔数量一一对应上:此处顶层完全可以走线,不用打孔了:多处上述问题,自己去修改下。LDO信号也是需要加粗满足载流大小,看下具体大

全能19期-Allegro-THE的_第二次作业pmu模块

器件摆放尽量对齐处理2.电源主干道输入一个过孔不满足载流3.反馈从电容后面走一根10mil的线即可4.LDO的输出50MA走一根5mil的线即可5.中间的散热焊盘需要多打地过孔,并开窗处理6.电感所在层的内部需要挖空处理7.此处是LDO的输

90天全能特训班18期AD-LURON-PMU