找到 “pcb特训班” 相关内容 条
  • 全部
  • 默认排序

反馈要从最后的电容后面接过来走线太细了不满足载流不要从管脚侧面出线这里应该先连到滤波电容以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班课程可以访问链接或扫码联系助教:https://item.taobao.co

283 0 0
PCB Layout 2023-08-04 10:38:33
全能18期allegro宇+dc-dc作业评审

时钟信号等长不符合要求2.器件摆放注意间距,一般建议1.5mm3.器件摆放注意干涉4.此处等长需要优化一下其他没什么问题以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班课程可以访问链接或扫码联系助教:https:

90天全能特训班19期AD -lr-2SDRAM

注意数据线之间等长需要满足3W2.次根信号等长不满足原理图要求3..地址线之间等长也需要满足3W4.存在开路以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班课程可以访问链接或扫码联系助教:https://item

90天全能特训班19期AD -文镜皓-2SDRAM

差分对内等长凸起高度不能超过线距的两倍2.差分出线要尽量耦合3.TX和RX要创建等长组进行等长4.确认一下此处是否满足载流,加粗线宽以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班课程可以访问链接或扫码联系助教:

90天全能特训班19期 allegro - 邹测景-百兆网口

注意数据线之间等长需要满足3W2.串组两端的信号也要加入地址信号进行等长3.地址线和数据线之间需要画一根地线进行分开4.电源需要再电源平面层进行处理,打孔进行连接以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班

90天全能特训班19期AD -Tbabhs-1SDRAM

电源信号都没有处理:注意等长线的GAP尽量满足大于等于3W长度:可以减少串扰。注意看下xsignals分组 U16 -U17没有信号:数据跟地址用GND走线隔开:此处电源可以在电源层分割:以上评审报告来源于凡亿教育90天高速pcb特训班作业

全能19期-AD-张冰-第七次作业-2片SDRAM

机壳地与电路地需要间距2MM:跨接器件两边多打点地过孔:走线需要连接到焊盘中心:RX TX信号分组 组跟组用GND走线隔开:以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班课程可以访问链接或扫码联系助教:http

全能19期-AD-Tbabhs-第四次作业-RJ45 千兆网口模块PCB设计

配置电阻电容可以稍微紧凑点:铜皮注意尽量不要直角锐角 ,可以优化下:其他的没什么问题了。以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班课程可以访问链接或扫码联系助教:https://item.taobao.co

Allegro-全能19期-Allegro邹测景-第一次作业-DCDC模块的PCB设计

电源管脚加粗走线:注意焊盘扇孔尽量从中心拉直出去扇孔:电源管脚加粗:注意组跟组等长误差是10MIL,不满足 自己修改下:组内误差满足 组跟组不满足。以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班课程可以访问链接

AD-全能19期-卢同学-第5次作业HDMI模块PCB布局

顶层BGA里面的碎铜可以挖掉2.反馈信号走线需要加粗3.等长存在误差报错4.注意晶振下面不要走线以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班课程可以访问链接或扫码联系助教:https://item.taoba

90天全能特训班17期 AD - 李天昊-达芬奇