找到 “评审报告” 相关内容 条
  • 全部
  • 默认排序

过孔焊盘不要重叠,相同过孔间也应保持4mil以上间距过孔不要打到小器件焊盘反馈信号走线应加粗到10mil以上同层连接不需要打过孔以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:ht

90天全能特训班20期-AD王志武 第三次作业PMU模块的PCB设计

注意器件摆放不要干涉,贴片器件尽量离座子1.5mm2.走线需要优化一下3.差分走线不满足间距要求4.打孔要打在ESD器件前面5.器件摆放尽量中心对齐处理,更美观6.差分锯齿状等长不能超过线距的两倍7.注意差分出线要尽量耦合8.USB差分对内

90天全能特训班20期 AD-彭红-USB

电源输出铜皮太细,不满足载流,且铜皮尽量不要有任意角度2.此处电源输入不满足载流,建议主干道铺铜处理3.电源可以在底层铺铜想连接4.滤波电容尽量靠近管脚放置,可以放底层5.电源输出打孔要打在滤波电容后面6.反馈要从最后一个滤波电容后面取样,

90天全能特训班18期-allegro-晚风轻拂-PMU

走线尽量拉直,自己优化一下2.等长线之间需要满足3W3.线宽尽量保持一致4.电容摆放尽量先经过电容在进入管脚5.跨接器件旁边尽量多大地过孔SD时钟信号尽量单根包地以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课

90天全能特训班18期AD-LIUSHUJUN-千兆-SD

器件靠近管脚放置,反馈线宽尽量一致 ,10mil即可2.电感所在层的内部需要挖空处理3.注意过孔不要离焊盘太近4.相同网络的走线,焊盘和铜皮没有连接在一起,后期自己更改一下铜皮属性5.存在开路6.打孔尽量对齐7.反馈需要走10mil以上以上

90天全能特训班18期AD -楠窗 -PMU

走线未连接到过孔中心2.差分出线需要优化一下3.线宽突变,确认一下具体线宽,尽量保持统一4.电源一层连通,无需打孔5.差分处理不规范,锯齿状等长不能超过线距的两倍6.pcb上存在开路7.RJ45座子需要挖空以上评审报告来源于凡亿教育90天高

90天全能特训班17期AD-花生果汁-百兆-作业评审

晶振下面尽量不要走线2.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍3.器件摆放尽量对齐处理4.电源输入的滤波电容应该靠近输入管脚(4脚)放置5.此处一层连通无需打孔6.线宽突变,确认一下具体线宽,尽量保持统一7.时钟包地上间隔需

立创EDA梁山派-黄生作业评审报告

RS232的RX TX尽量不要同层平行走线,如需就要保持5W的距离以及用GND隔开 ,所以此处可以铺大铜皮 那么中间即存在GND走线:此处电源信号采取铺铜处理,那么对应的GND可以铺铜:其他的没什么问题,注意可以铺个大地铜。以上评审报告来源

AD-全能20期-AD王志武第十几次作业232-485 接口模块的PCB设计

可以在这一块放置一个铜皮挖空区域,把尖岬的铜皮都割掉:电源过孔数量尽量跟地数量一致,进行一一对应的回流:其他的没什么问题了。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:http

AD-全能20期- AD王志武第十六次作业AODIO模块的PCB设计

过孔打到最后一个器件后方,反馈信号连接到最后一个器件后方电源走线加粗走线同层器件中间多余铺铜挖空走线铺铜在焊盘内和焊盘保持等宽,出焊盘后尽快加粗走线多处尖岬铜皮未处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审除芯片下方散热打孔

90天全能特训班22期-魏信AD+第二次作业+PMU模块设计作业