找到 “电容” 相关内容 条
  • 全部
  • 默认排序

做为无源器件,其实还有两个,其中一个是电容另一个是电感。咱们今天来说说电容,关于电容首先通过字面理解,电容是一个容器,而这个容器是存储电荷的。那么就会出现几个问题:第一个:电容是怎么进行存储电荷的?第二个:电容的分类是什么?第三个:电容在电

1414 0 0
电容认识你,你认识它吗?

电感所在层的内部需要挖空2.注意过孔不要上焊盘3.铺铜尽量包住焊盘,避免造成开路4.反馈要从最后一个滤波电容后面取样5.此处不满足载流,建议铺铜处理,走线不要有锐角6.电感下面尽量不要放置器件,可以放在芯片管脚上7.器件干涉8.走线与焊盘同

90天全能特训班19期 AD -朱腾 -DCDC

此处电源输入没有进行铺铜打孔连通2.两个过孔不满足载流3.反馈要从电容后面取样4.电感下面尽量你要走线5.电源没有连通6.滤波电容应该靠近管脚放置7.后期自己在底层铺一块整版地铜进行连接以上评审报告来源于凡亿教育90天高速PCB特训班作业评

90天全能特训班18期pads -江恒-PMU

电源输出的滤波电容要靠近输出管脚放置2.USB的电容放置不到位,应该线经过电容在连接到USB器件,差分出线要耦合出线,走在一起3.器件干涉4.SDRAM的滤波电容尽量保证一个管脚一个5.顶底层器件干涉,顶层器件是插件,你底层也放器件,后期不

立创EDA梁山派-uae作业评审报告

滤波电容要靠近电源输入管脚摆放的

立创EDA梁山派-Mesher Studio作业评审报告

1.电源输入的滤波电容应该靠近输入管脚(4脚)放置2.差分走线要尽量耦合出线,满足差分间距规则3.此处是用菊花链的方式进行等长,建议使用创建焊盘对组进行分段等长(U1-U2,U2-FPC1)4.器件摆放尽量对齐处理5.pcb上存在开路现象6

立创EDA梁山派-赵雨诗作业评审报告

1.电源输入的滤波电容应该靠近输入管脚(4脚)放置2.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍3.差分要尽量耦合出线,后期自己调整一下走线路劲4.此处电源出线载流瓶颈,电流计算都是以最窄处铜皮计算的5.线宽突变,确认一下具体线

立创EDA梁山派-周嘉杰作业评审报告

电源输入电容应该靠近管脚放置输出电容电阻应该靠近管脚放置到电感后面输出3.3v晶振布局错误,晶振的一对线要走成类差分的形式, 线尽量短如下图。typec的LCD_R4、LCD_R5要走差分阻抗控制90欧姆做对内等长,差分走线尽量减少打孔换层

立创EDA梁山派-岳孝昱作业评审报告

1.电源输入的滤波电容应该靠近输入管脚(4脚)放置2.走线尽量不要从器件中间穿过3.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍4.时钟信号包地需要在地线上间隔150mil-200mil添加一个地过孔

立创EDA梁山派-邢瑞林作业评审报告

晶振下面尽量不要走线2.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍3.器件摆放尽量对齐处理4.电源输入的滤波电容应该靠近输入管脚(4脚)放置5.此处一层连通无需打孔6.线宽突变,确认一下具体线宽,尽量保持统一7.时钟包地上间隔需

立创EDA梁山派-黄生作业评审报告