找到 “数据线” 相关内容 条
  • 全部
  • 默认排序

走线尽量不要从器件中心穿,间距太近,后期容易造成短路2.USB 5V供电,电容先大后小摆放3.数据线之间等长需要满足3W间距4.注意过孔不要上焊盘,差分出线要尽量耦合5.差分走线不满足阻抗线宽,对内等长凸起高度不能超过线距的两倍6.WIFI

90天全能特训班19期 AD -小董-H3

注意数据线等长需要满足3W规则2.地址线之间等长也需要满足3W规则3.注意数据线扇孔线宽尽量保持一致4.地址线等长存在误差报错5.等长组创建有问题,有很多网络没有添加到里面,后期自己重新创建一下6.注意走线不要有直角和尖角,尽量钝角7.注意

90天全能特训班20期 AD-思乐 -2SDRAM

注意485需要走类差分形式2.跨接器件旁边要尽量多打地过孔,间距要最少要1.5mm3.差分对内等长凸起高度不能超过线距的两倍4.差分出线要尽量耦合5.模拟信号需要加粗处理6.反馈信号需要加粗到10mil7.注意数据线之间等长需要满足3W规则

90天全能特训班19期 AD-蜕变 -达芬奇

线宽不一致,导致阻抗不连续走线需要保持3w间距规则地址线分组错误,缺少信号时钟线等长错误电源走线多处没有加粗数据线等长误差控制100mil范围内以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫

90天全能特训班20期-ad-邹旭 SDRAM模块

跨接器件旁边要尽量多打地过孔,地分割间距最少1.5mm2.网口差分要进行对内等长,误差5mil3.模拟信号走线需要加粗4.地网络要就近打孔,回流到地平面5.反馈信号压迫从电容后面取样,走线要加粗6.注意数据线之间等长需要满足3W规则7.等长

90天全能特训班19期 AD -蔡春涛-达芬奇

个别器件注意整体对齐:注意等长线之间需要满足3W间距原则:没满足的都自己优化下。数据线组内也需要满足3W:差分对内等长误差为5MIL:其他的没什么问题。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问

Allegro-全能19期-邹测景-第六次作业-两片DDR

晶振走内差分需要再优化一下2.跨接器件旁边尽量多打地过孔,分割间距最少11.5mm,有器件的地方可以不满足3.网口差分信号需要进行对内等长,误差5mil4.变压器所有层需要挖空处理5.反馈信号要从最后一个输出滤波电容后面取样6.注意数据线

90天全能特训班19期AD -6311f22ad4eaa-达芬奇

注意数据线和地址线之间需要满足20mil的间距要求2.存在短路3.注意数据线和地址线需要进行等长处理,并满足3W间距4.走线注意能拉直尽量拉直5.扇孔可以在优化一下以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班

90天全能特训班19期allegro -茉宣-1SDRAM

注意数据线之间等长需要满足3W2.次根信号等长不满足原理图要求3..地址线之间等长也需要满足3W4.存在开路以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item

90天全能特训班19期AD -文镜皓-2SDRAM

注意数据线之间等长需要满足3W2.串组两端的信号也要加入地址信号进行等长3.地址线和数据线之间需要画一根地线进行分开4.电源需要再电源平面层进行处理,打孔进行连接以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课

90天全能特训班19期AD -Tbabhs-1SDRAM