找到 “放置” 相关内容 条
  • 全部
  • 默认排序

L16和L17是2个24V输入共模电感,这种铺铜方式合理吗;其次2个电感背面放置了几个滤波电容,可取吗

注意电感的挖空区域:注意输出主干道尽量中心对齐:配置电阻电容尽量靠近管脚放置:器件尽量放置紧凑点。打孔注意间距,不要造成铜皮割裂:其他的没什么问题,以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接

406 0 0
电子技术天花板 2023-06-20 16:03:37
全能19期 AD董超-第一作业-DCDC模块的PCB设计

在绘制原理图的时候,有时出现失误。绘制的原理图封装出现问题,去库中修改了,可以不用在原理图中把原先的放置好的删除掉。可以在库中把修改好的器件直接更新进去既可,这样可以省去很多的设计时间。第一步:首先打开原理图库文件,找到需要修改更新的原器件

11920 0 0
凡亿教育刘老师 2022-01-13 17:47:35
AD怎么更改原理图中的原理图封装呢?

AD软件中的电源和地符号都是自带的,所以在使用的只需要工具栏上面点击右键放置想要的电源和地符号既可。如图1所示图1

1688 0 0
凡亿教育刘老师 2022-01-10 17:32:19
AD中怎么创建电源、地的封装库?

在AD软件中不用原理图,直接在PCB放置元器件然后进行连线画板,这样画出来的PCB走线和器件管脚是没有网络名的,也就是没有电气属性的;那么如何给它添加网络

11159 0 0
AD如何直接在pcb中生成网络

此处DCDC5.0V线宽满足不了载流:电感内部放置铜皮挖空区域,进行内部挖空:注意LDO电源的器件尽量整体中心对齐下:扇孔注意下对齐:看下此处的VCC-IO线宽是否能满足载流:器件注意对齐:以上评审报告来源于凡亿教育90天高速PCB特训班作

全能19期-Allegro-茉宣第三次作业——PWU

电感中间挖空后要选中铜皮重铺才可以2.注意过孔不要上焊盘3.存在开路,后期自己优化一下走线4.滤波电容靠近管脚放置,优先放置,注意出线载流瓶颈,加宽铜皮5.注意电感底部不要放置器件以及走线,需要重新优化下底层的布局以及布线:6.器件干涉7.

90天全能特训班19期 AD - 张冰-PMU

晶振可以在靠近管脚一些。差分锯齿等长不要大于两倍间距散热过孔正反都要开窗处理走线不满足3w间距这里输出要加粗处理电容按先大后小放置走线不要穿过电容电阻

604 0 0
PCB Layout 2023-05-24 16:18:23
20天PCB设计与DFM可制造性线上特训营 _STM32开发板V1.0作业评审

电源输出铜皮太细,不满足载流,且铜皮尽量不要有任意角度2.此处电源输入不满足载流,建议主干道铺铜处理3.电源可以在底层铺铜想连接4.滤波电容尽量靠近管脚放置,可以放底层5.电源输出打孔要打在滤波电容后面6.反馈要从最后一个滤波电容后面取样,

90天全能特训班18期-allegro-晚风轻拂-PMU

锯齿状等长不能超过线距的两倍2.线宽尽量保持一致3.时钟要靠近管脚放置,并且包地处理4.走线也不规范,需要优化一下5.此处电源不满足载流6.TX和RX需要添加class,并进行等长处理,误差100mil7.TX,RX之间需要走一根20mil

90天全能特训班18期-allegro-邹信锦-百兆网口