找到 “挖空” 相关内容 条
  • 全部
  • 默认排序

电感所在层内部需要挖空处理2.走线未连接到焊盘中心3.pcb上还存在网络未进行连接4.铺铜尽量包裹住焊盘,容易造成开路5.注意过孔不要上焊盘6.过孔离存在多余的线头以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班

90天全能特训班17期AD-黄玉章-PMU-作业评审

电感所在层内部需要挖空处理2.注意过孔不要上焊盘3.铺铜是尽量把焊盘包裹起来,否则容易造成开路4.pcb上存在两个网络未连接上5.此处为电源输入,走线需要加粗6.铜皮优化不到位,尽量不要有斜边7.还有多余的线头以上评审报告来源于凡亿教育90

90天全能特训班17期AD-赖维彬-PMU-作业评审

散热焊盘上的过孔要双面开窗芯片管脚出线,线宽不能超过焊盘宽度,拉出后在加粗处理管脚出线不要从焊盘中间出这里的输入输出需要加粗处理电感设置挖空后要重铺铜皮才有作用铺铜注意一下细节不要有直角锐角以上评审报告来源于凡亿教育90天高速PCB特训班作

911 0 0
WH-PMU模块 第一次作业作业评审

网口差分走线要尽量耦合2.其他信号需要加粗到20mil3.变压器靠近网口放置,并且变压器所有层挖空4.器件摆放尽量对齐处理5.HDMI需要进行等长,对内误差5mil,对间10mil6.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产

邮件-allegro-IPTV-刘上山-公益作业评审报告

芯片出线不要从管脚中间出差分对内不等长,误差应该控制在+-5mil变压器下面所有层都要挖空处理这个差分出线不耦合这两个电阻应该调换一下位置这个VGA布局的时候要采用一字形或者L形布局,RGB信号之间的安全距离一般设置20mil,需要包地处理

878 0 0
DM642开发板-ZXT 作业评审

带你干所在层的内部需要挖空处理2.天线做隔层参考,需要挖空第二层3.差分对内等长处理不当,锯齿状凸起高度不能超过线距的两倍4.晶振需要走内差分,并包地,多打地过孔5.注意数据线等长需要满足3W规则6.地址线也需要满足3W规则7.网口差分需要

90天全能特训班15期ALLEGRO-王敏鹏-H3-TVBOX作业评审

电感所在层的内部需要挖空处理2.注意过孔不要上焊盘3.pcb上存在开路4.出线宽度超焊盘宽度,走线与焊盘同宽,拉出来在加粗5.过孔里存在多余的线头6.铜皮尽量不要出线任意角度,建议钝角,后期自己优化一下7.除了散热过孔,其他的都可以盖油处理

90天全能特训班17期AD-K -PMU-作业评审

PCB 上存在开路2.DCDC采用单点接地,此处不用打孔3.器件摆放注意对齐处理4.电感所在层的内部需要挖空处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://it

90天全能特训班17期 allegro -陈成 -DCDC-作业评审

电感所在层内部需要挖空处理2.滤波电容摆放应该先大后小3.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍4.数据线等长需要满足3W规则5.地址线也要满足3W规则6.此处不满足载流,VREF电源最少需要加粗到15mil7.此处走线需要

90天全能特训班16期AD-程顺斌-2DDR作业评审报告

数据线等长需要满足3W规则2.地址线也需要满足3W规则3.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍4.电感所在层的内部需要挖空处理5.座子需要放置在板边6.器件摆放不要遮住一脚标识7.注意过孔需要盖油处理10.DDR的VREF

90天全能特训班16期AD-程顺斌-4DDR作业评审报告