- 全部
- 默认排序
差分对内等长凸起高度不能超过线距的两倍2.注意T点的间距要求,后期自己看视频在了解一下3.地网络需要就近打孔,缩短回流路径4.VREF的电源最少要加粗到15mil以上5.此处不满足载流6.注意差分走线要尽量耦合,满足差分间距要求,控好阻抗7
差分对内误差需要控制在+-5mil这组差分上面没包地差分走线的时候要保持差分间距整版铺一下铜以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.
跨接器件两边多打点回流地过孔进行回流:电源地跟机壳地之间至少满足2MM间距:从焊盘拉差分走线需要保持耦合,优化下:差分间距都不一样了,没保持耦合,注意修改,重新走差分线:不要出现直角:以上评审报告来源于凡亿教育90天高速PCB特训班作业评审
焊盘出线需要优化一下2.焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.器件摆放尽量对齐处理4.差分走线不满足差分间距规则5.差分对内等长5mil6.器件干涉7.走线没有连接到过孔中心,存在开路8.注意走线不要任意角度USB2.0注意差
地网络在GND层欧通进行连接2.TX和RX要分别进行等长,误差100mil3.差分走线不满足差分间距要求4.锯齿状等长不能超过线距的两倍5.差分出线要尽量耦合6.差分对内等长误差5mil7.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避
晶振需要走内差分,并且包地打地过孔2.变压器所有层需要挖空处理3.差分线处理不当,锯齿状凸起高度不能超过线距的两倍4.此处差分走线不满足差分间距规则5.差分对之间不用进行等长,差分对内等长即可,误差5mil6.此处需要添加一个2MM的隔离带
Altium Designer走差分线出现网格是什么原因?答:如图1所示,在AD软件中走差分线出现网格主要是差分线的未耦合长度没有满足差分规则所导致的,未耦合长度指的是差分线中不满足差分间距的长度。图 1 差分走线出现网格走线当出现这种错误