找到 “差分间距” 相关内容 条
  • 全部
  • 默认排序

1.232的升压电容走线需要加粗2.走线尽量不要从小电阻电容中间穿线,容易造成短路3.USB走线不满足差分间距规则,可以打孔4.焊盘出线需要优化一下,拉出焊盘在进行加粗5.晶振需要包地处理,其他信号线不要从晶振里面穿6.USB差分对内等长5

90天全能特训班18期 AD --iYUN-STM32

焊盘出线需要优化一下2.焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.器件摆放尽量对齐处理4.差分走线不满足差分间距规则5.差分对内等长5mil6.器件干涉7.走线没有连接到过孔中心,存在开路8.注意走线不要任意角度USB2.0注意差

90天全能特训班18期-allegro-邹信锦-USB

电感下面不能走线。晶振下面尽量不要走线差分走线要尽量耦合,满足差分间距规则

714 0 0
立创EDA梁山派-who与争锋作业评审报告

差分出线可以在尽显一下优化2.差分走线要尽量耦合3.差分走线不满足差分间距要求4.锯齿状等长不能超过线距的两倍5.存在开路后期自己在地平面层铺一下整版铜,把地尽量连接6.线宽尽量保持一致7.USB差分对内等长误差5mil以上评审报告来源于凡

90天全能特训班17期-allegro-向-USB3.0

此处电源走线不满足载流,走线加粗或者铺铜处理2.滤波电容靠近管脚放置3.走线可以在优化一下,尽量不要有锐角4.HDMI差分对内等长误差5mil,对间误差10mil5.差分出线需要优化一下,走线尽量满足差分间距规则6.器件干涉7.滤波电容尽量

90天全能特训班18期allegro-杨旭-HDMI

器件放置安装孔不要超出板框2.差分走线不满足差分间距规则3.铜皮避让存在开路4.此处走线可以在优化一下,走线路劲尽量短5.差分出现要尽量耦合6.差分对内等长误差5mil7.等长Gap要尽量大于3W以上评审报告来源于凡亿教育90天高速PCB特

90天全能特训班18期-pads-江恒-USB3.0

晶振需要走内差分,并且包地打地过孔2.变压器所有层需要挖空处理3.差分线处理不当,锯齿状凸起高度不能超过线距的两倍4.此处差分走线不满足差分间距规则5.差分对之间不用进行等长,差分对内等长即可,误差5mil6.此处需要添加一个2MM的隔离带

90天全能特训班17期 allegro -马晓轩 千兆网口-作业评审

1.电源输入的滤波电容应该靠近输入管脚(4脚)放置2.差分走线要尽量耦合出线,满足差分间距规则3.此处是用菊花链的方式进行等长,建议使用创建焊盘对组进行分段等长(U1-U2,U2-FPC1)4.器件摆放尽量对齐处理5.pcb上存在开路现象6

立创EDA梁山派-赵雨诗作业评审报告

差分对内等长凸起高度不能超过线距的两倍2.注意T点的间距要求,后期自己看视频在了解一下3.地网络需要就近打孔,缩短回流路径4.VREF的电源最少要加粗到15mil以上5.此处不满足载流6.注意差分走线要尽量耦合,满足差分间距要求,控好阻抗7

90天全能特训班19期AD -fmc-2DDR

差分对内误差需要控制在+-5mil这组差分上面没包地差分走线的时候要保持差分间距整版铺一下铜以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.

377 0 0
PCB Layout 2023-07-11 16:10:05
全能19期AD刘+第四次作业+USB2.0&3.0&type-C模块的PCB设计