找到 “地过孔” 相关内容 条
  • 全部
  • 默认排序

电源走线需要加粗,满足载流2.注意焊盘出线规范3.晶振需要包地处理,并打上地过孔,晶振下面不要走线4.走线与焊盘同宽,拉出焊盘在进行加粗处理5.232的升压电容走线需要加粗处理6.输出滤波电容先大后小摆放7.注意USB2.0有一对差分,对内

90天全能特训班19期AD -青丘-STM32

机壳地与电路地需要间距2MM:跨接器件两边多打点地过孔:走线需要连接到焊盘中心:RX TX信号分组 组跟组用GND走线隔开:以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:http

全能19期-AD-Tbabhs-第四次作业-RJ45 千兆网口模块PCB设计

1.485的内差分需要再优化一下2. 模拟信号下面尽量不要穿别的信号线,后期自己换一下走线路径3. 电容尽量靠近管脚放置,一个管脚一个4. 跨接器件旁边尽量多打地过孔,分割间距最少1mm5. 网口除差分信号外其他的信号都需要加粗到20mil

411 0 0
PADS刘峰第一次作业-4层DM642

跨接器件两边多打点回流地过孔进行回流:电源地跟机壳地之间至少满足2MM间距:从焊盘拉差分走线需要保持耦合,优化下:差分间距都不一样了,没保持耦合,注意修改,重新走差分线:不要出现直角:以上评审报告来源于凡亿教育90天高速PCB特训班作业评审

全能19期-AD-董超-第四次作业-千兆网口模块PCB设计

跨接器件旁边尽量多打地过孔,间距最少1mm,有器件的地方可以不满足2.地网络直接就近打孔,走线不要从小器件中间穿,容易造成短路3.等长存在误差报错4.注意等长线之间需要满足3W间距5.注意一下此处是否满足载流6.器件摆放不要干涉一脚标识7.

90天全能特训班19期 AD - fmc-千兆网口

芯片中间的散热焊盘两面都需要开窗过孔不要打在焊盘上,调整一下走线不要从电阻中间穿过电容靠近管脚放置跨接器件旁边尽量多打地过孔,间距最少1.5mm,有器件的地方可以不满足,其他地方尽量满足tx和rx之间尽量用一根20mil的地线分割开来以上评

362 0 0
PCB Layout 2023-07-04 19:10:44
全能19期 朱腾——第三次作业{2}——千兆网口作业评审

注意电感当前层内部挖空处理: 后期优化修改下。输入输出对应的GND如果做单点接地,连接在一起在中间的IC焊盘上打上地过孔即可: 反馈信号走8-10mil即可,不是电源信号: 电源连接的输入打孔数量跟GND对应上: 其他的没什么问题。

全能19期-Allegro-三岁-第一次作业-DCDC模块的PCB设计

1.485走内差分需要再优化一下2.跨接器件旁边尽量多打地过孔,间距最少1mm3.网口差分对内等长误差5mil4.模拟信号走线需要加粗5.电感所在层的内部需要挖空处理6.反馈从电容后面取样,走10,mil7.输入打孔要打在滤波电容前面8.注

90天全能特训班18期 AD -李天昊 -达芬奇

注意电源输出主干道的器件尽量是中心对齐下,还可以优化:看下电源输入输出对应的GND如果需要单点接地就直接在中间的IC散热焊盘上打地过孔即可,其他的过孔删除:注意铜皮尽量用动态铜皮:其他的没什么问题了。以上评审报告来源于凡亿教育90天高速PC

全能19期 Allegro吴家润-第一次作业-DCDC模块的PCB设计

模拟信号单根包地处理,地线上多打地过孔2.跨接器件旁边尽量多打地过孔,间距最少1mm,有器件的地方可以不满足3.百兆网络差分对内等长误差5mil4.模拟信号需要加粗处理5.电感所在层的内部需要挖空处理6.反馈线需要加粗到10mil电源输入过

90天全能特训班17期AD-杨孝碧-达芬奇