找到 “等长” 相关内容 条
  • 全部
  • 默认排序

GND网络尽量就近打孔连接到地平面,尽量一个焊盘一个过孔后期自己优化一下器件摆放,地网络尽量靠近管脚差分出线要尽量耦合,后期自己优化一下差分对内等长误差5mil器件摆放间距不要太近,后期干涉不好焊接

90天全能特训班21期-AD-绯红红玫瑰-2DDR

差分走线要按照阻抗间距走,差分出线要尽量耦合,后期自己优化一下有好几处差分没有按照阻抗线距走,后期自己调整一下2.差分对内等长凸起高度不能超过线距的两倍3.CC1和CC2属于重要信号,走线需要加粗4.走线需要优化一下,尽量不要有直角5.差分

90天全能特训班20期AD-杨文越-USB

差分线锯齿状等长不能超过线距的两倍很多差分都存在同样的问题,后期自己修改一下2.注意差分走线要尽量耦合3.一对差分只用进行对内等长,不用两根都进行绕蛇形4.滤波电容尽量靠近管脚摆放,走线加粗,需要优化一下以上评审报告来源于凡亿教育90天高速

90天全能特训班18期 allegro -觅一惘 -4DDR

1.485需要走内差分处理2.网口除差分信号外,期的都需要加粗到20mil3.电感所在层的内部需要挖空处理4.反馈走一根10mil线即可5.网口差分对内等长误差5mil6.器件干涉7.注意过孔不要上焊盘以上评审报告来源于凡亿教育90天高速P

90天全能特训班15期AD- lzhong-百兆网口-作业评审

差分线都不合格,都存在直角:完全是不允许的,需要删除重新走线。上面那组差分出现,需要跟下面那组一样,下面的差分是完全合格的耦合走线:焊盘不能随意出现,需要从中心往两长边拉线:差分对内等长误差为5MIL:单端线等长改下等长模式,也是不能直角:

AD-全能22期-RJ45百兆接口作业

差分线可以在优化一下2.晶振走内差分,且包地处理,并在地线上打过孔3.注意等长线之间需要满足3W4.网口除差分信号外,其他的都需要加粗到20mil5.存在一处开路报错以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训

90天全能特训班19期 allegro - 邹测景-千兆网口

差分信号之间要用GND隔开:差分需要包地处理:此处打了两个孔,连接也两个都连接上,不然另一个孔没有意义:注意差分信号都需要包地处理:注意差分对内等长gap需要大于等于3w:没满足的都去重新等长下。差分对内等长误差为5MIL:以上评审报告来源

全能19期-Charlie 吴-第5次组作业-USB 2.0/3.0&Type-C模块PCB设计

差分对内等长误差控制在+-5mil内这个过孔打太近了散热过孔要两面开窗处理这个差分出线不太耦合整版铺一下铜以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.

423 0 0
PCB Layout 2023-07-11 16:28:54
全能19期 lr-第四次作业-USB3.0&TypeC

模拟信号尽量一字型布局,并单根包地2.锯齿状等长不能超过线距的2倍3.网口除差分信号外,其他都需要加粗到20mil4.电感所在层的内部需要挖空处理5.反馈路劲需要从电容后面取样6.注意数据线直接拿等长需要满足3W规则7.地址线之间也需要满足

90天全能特训班15期allegro-WJF-达芬奇-作业评审

网口的差分信号需要对内等长,误差5mil2.差分出线要尽量耦合3.走线未连接到过孔中心4.RJ45座子需要挖空5.pcb上存在短路6.差分走线不满足差分规则7.锯齿状等长不能超过线距的两倍8.出线宽度超焊盘宽度,与焊盘同宽即可9.时钟包地需

90天全能特训班17期AD-K-百兆网口-作业评审