找到 “出线” 相关内容 条
  • 全部
  • 默认排序

晶振布局处理不当,电容应该靠近芯片放置,并包地处理2.SD卡需要进行整组包地处理3.出线尽量从焊盘中间出线,此处可以在优化一下4.此处过孔尽量打在走线上或者直接删掉即可5.pcb上存在无网络过孔以上评审报告来源于凡亿教育90天高速PCB特训

90天全能特训班15期AD-lzhong-STM32作业评审

焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊2.此处走线需要优化一下3.采用单点接地,此处不用打孔4.器件边防注意对齐5.电感所在层的内部需要挖空处理6.散热过孔需要开窗处理以上评审报告来源于凡亿教育90天高速PCB特训

90天全能特训班17期 AD- WH -DCDC-作业评审

焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊2.电感所在层的内部需要挖空处理3.相同网络的焊盘和铜皮没有连接在一起,自己更改一下铜皮属性设置,重新铺铜即可4.反馈线线宽10mil即可5.采用单点接地,散热过孔需要打在散热

90天全能特训班17期AD- 赖维彬 -DCDC-作业评审

走线未从焊盘中心出线2.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.滤波电容保持先大后小原则4.器件摆放注意中心对齐处理5.除了散热过孔,其他的都可以盖油处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如

90天全能特训班17期 AD   江 -DCDC-作业评审

焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊铜皮需要优化一下,尽量不要有尖角和任意角,建议钝角,铺铜时尽量把焊盘包裹住相同网络的过孔和铜皮未完全进行连接除了散热过孔,其他的都可以盖油处理以上评审报告来源于凡亿教育90天高

90天全能特训班17期AD -K -DCDC-作业评审

1.电源输入的滤波电容应该靠近输入管脚(4脚)放置2.差分走线要尽量耦合出线,满足差分间距规则3.此处是用菊花链的方式进行等长,建议使用创建焊盘对组进行分段等长(U1-U2,U2-FPC1)4.器件摆放尽量对齐处理5.pcb上存在开路现象6

立创EDA梁山派-赵雨诗作业评审报告

1.电源输入的滤波电容应该靠近输入管脚(4脚)放置2.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍3.差分要尽量耦合出线,后期自己调整一下走线路劲4.此处电源出线载流瓶颈,电流计算都是以最窄处铜皮计算的5.线宽突变,确认一下具体线

立创EDA梁山派-周嘉杰作业评审报告

1.电源输入的滤波电容应该靠近输入管脚(4脚)放置2.反馈一般以一根10mil的线连接到输出滤波电容之后3.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍4.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊;pcb上

立创EDA梁山派-LBM作业评审报告

时钟信号包地需要在地线上间隔150mil-200mil打上一个地过孔2.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍3.器件摆放注意对齐处理4.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊;地网络打一个孔即可,

立创EDA梁山派-MZMMX作业评审报告

1.电源输入的滤波电容应该靠近输入管脚(4脚)放置2.走线尽量不要从器件中间穿,自己调整一下走线路劲3.此处出线载流瓶颈,载流计算都是以铜皮在窄处进行计算4.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍5.器件摆放尽量对齐处理6.

立创EDA梁山派-JIA作业评审报告