- 全部
- 默认排序
答:我们在进行一些复杂的PCB设计时,都会有很多结构限制,比如这里限高3MM等需求,为了辅助工程师们更好的进行设计,我们需要在PCB区域内绘制限高区域,并设置限高的参数,具体操作如下所示:第一步,在PCB板上绘制需要限高的区域,执行菜单命令Setup-Areas,在下拉菜单中选择Package Keepout,如图5-66所示,显示器件禁布区。
答:在使用Orcad软件输出Allegro第一方网表,出现如下错误:#1 ERROR(ORCAP-36041): Duplicate Pin Name "GND" found on Package LCM0200CE1A0_3 , U22 Pin Number 25: SCHEMATIC1, 23.Camera (129.54, 50.80). Please renumber one of these.解决的办法如下所示:第一步,找到报错的器件U22,然后选中U22这个器件,点击右键,选择Edi
答:对于多Part元器件,我们双击打开库文件,显示的都是Part A部分的内容,我们要查看其它部分的内容,操作的方法是:第一步,按快捷键Ctrl+N,查看下一个Part部分的内容;第二步,按快捷键Ctrl+B,查看上一个Part部分的内容;第三步,点击菜单View-Part,分别显示每一个Part的内容;第四步,点击菜单View-Package,显示整个器件的所有Part,查看哪一部分点击那部分打开即可;第五步,点击菜单View-Next Part,查看当前Part的下一个部分,View-Pre
在之前我们已经讲述了Homogeneous类型与Heterogeneous类型元器件的区别,所以这里我们同样以LM358为例,来讲述Heterogeneous类型元器件的创建方法,LM358的原理部分结构如图2-44所示,第一步,在olb文件单击鼠标右键,建立新的New Part,Name那一栏输入LM358,PCB封装那一栏可以先不填写,下面的Parts per pkg输入2个,由两部分组成,Package Type选择Heterogeneous,其它的按照系统默认即可,点击ok,如图2-45
逻辑门电路是以简单的分立元器件组成而成,这里我们以一个简单的逻辑与非门电路74HC01为例讲解下创建方法,74HC01的逻辑电路图如图2-16所示,是由4个一样的逻辑与非门电路组合而成的。 图2-16 74HC01逻辑门示意图第一步,在olb文件单击鼠标右键,建立新的New Part,Name那一栏输入74HC01,PCB封装那一栏可以先不填写,下面的Parts per pkg输入4个,我们这个是由4个一样的与非门组成,所以做一个就可以了,然后Package Type选择Ho
我们在进行PCB设计的时候,需要根据不同的PCB板结构以及一些电子产品的需求来进行各种不同区域的设计,包括允许布局区域设计、禁止布局区域设计。允许布线区域设计等等。在Allegro设计中,设置这些就在Areas,如图5-60所示。 图5-60 各类布局布线区域示意图Ø 在Allegro软件中有Route Keepout、Route Keepin、Package Keepout、Package Keepin、Via Keepout等多种类型的区域进行设置,对PCB工
在pcb布局和布线时,有时般出线路板的外形图的时候结构设计会考虑到电路板的装配等问题,会限制原件摆在某个区域里面,走线也限制在某个区域,所以就要设置Package keepin和route keepin。
pads软件在安装时会自带一些元件库,那怎样来添加我们软件自带的元件库,每个元件库当中都有哪些常见的元件,通过视频中的讲解一起来了解下。