- 全部
- 默认排序
我们在画PCB时,经常会遇到要修改封装或修改原理图等操作。不推荐直接在PCB中非ECO模式下修改,这样会和orcad原理图不同步。我们采用修改orcad原理图,然后由pads layout软件来进行ECO网表的对比来修改我们的PCB文件。
NO ERC检查点就是忽略ERC检查点,是指这个点附加的元件的管脚在进行ERC的时候,如果出现错误或者警告将被忽略过去,不影响网络报表的生成。
本次小视频主要介绍,除了跨页符、global设置、part设置之外的跨文件的使用方法,比如我们的束线的使用,跨页更加便捷的实现层次以及多层次的一个设计。
在logic软件当中绘制好原理图之后,要对某个器件或某个网络去进行查找。可以利用无模命令当中的“S”来进行操作,PADS当中的无模命令可以理解是PADS软件的快捷键,是我们需要去熟记的。
熟悉logic软件会了解其实这个软件画原理图的效率也是很高的,掌握一些技巧类的操作方法,可以提升我们的设计效率。视频当中介绍了怎样添加总线和批量添加网络的方法。
页间连接符号用于在相同页面或不同的页面之间进行元件的连接。当生成网表文件时,PADS logic自动将相同页间连接符号的网络连在一起。熟悉使用logic软件会发现画原理图效率其实也是很高的,视频当中介绍了怎样批量快速添加页间连接符的方法。
正片层就是平常用于走线的信号层(直观上看到的地方就是铜皮)。负片层正好相反,即默认敷铜,就是生成一个负片层之后整一层就已经被敷铜了。
大面积的原理图无法直接定位某个元件的位号,但网络标号所在的位置,可以通过跳转和查找功能来实现定位和查找。AD提供了类似于windows的查找功能。通过小视频一起来学习吧!
用Orcad进行原理图绘制是,有需要的一些元器件的管脚编号和网络名称会对其进行隐藏与显示,这个视频就是详细的来讲解怎么显示和隐藏管脚编号和网络名称。