找到 “梁山派” 相关内容 条
  • 全部
  • 默认排序

1.电源输入的滤波电容应该靠近输入管脚放置2.【问题分析】:注意等长线之间需要满足3W规则3.【问题分析】:USB需要进行等内等长处理,等长误差为5mil4.此处是用菊花链的方式进行等长,建议使用创建焊盘对组进行分段等长(U1-U2,U2-

立创EDA梁山派-conspicuous作业评审报告

1.模拟数字连接处电容要多打孔加大载流。 2.走线避免锐角,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.电源模块输入应该从F1-C31-U4.4pin;要f1连接到c31到u4.4脚在到1脚。4.电源模块输出路径应该铺铜或走线加粗多

立创EDA梁山派-刺猬作业评审报告

电源输出的滤波电容要靠近输出管脚放置2.USB的电容放置不到位,应该线经过电容在连接到USB器件,差分出线要耦合出线,走在一起3.器件干涉4.SDRAM的滤波电容尽量保证一个管脚一个5.顶底层器件干涉,顶层器件是插件,你底层也放器件,后期不

立创EDA梁山派-uae作业评审报告

1.电源输入的滤波电容应该靠近输入管脚(4脚)放置2.差分走线要尽量耦合出线,满足差分间距规则3.此处是用菊花链的方式进行等长,建议使用创建焊盘对组进行分段等长(U1-U2,U2-FPC1)4.器件摆放尽量对齐处理5.pcb上存在开路现象6

立创EDA梁山派-赵雨诗作业评审报告

晶振下面尽量不要走线2.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍3.器件摆放尽量对齐处理4.电源输入的滤波电容应该靠近输入管脚(4脚)放置5.此处一层连通无需打孔6.线宽突变,确认一下具体线宽,尽量保持统一7.时钟包地上间隔需

立创EDA梁山派-黄生作业评审报告

USB信号需要创建差分对2.电源输入的滤波电容应该靠近输入管脚(4脚)放置3.优先晶振走线,靠近IC放置,走类差分形式,并包地处理,晶振下面不要走线4.器件摆放尽量对齐处理后期把线连通,等长完后在进行评审

立创EDA梁山派-hewei作业评审报告

说起开发板,对很多电子工程师来说都不陌生,STM32、FSP32、正点原子、Arduino等都是知名的开发板品牌。然而提起“梁山派”开发板,大多数新手工程师都没听说过。其实梁山派开发板是基于GD32F450ZGT6的开源开发板,该板子资源接

高段位玩转梁山派开发板?戳这套课程!

电感下面不能走线。晶振下面尽量不要走线差分走线要尽量耦合,满足差分间距规则

750 0 0
立创EDA梁山派-who与争锋作业评审报告

滤波电容要靠近电源输入管脚摆放的

立创EDA梁山派-Mesher Studio作业评审报告

差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍2.电源输入的滤波电容应该靠近输入管脚(4脚)放置3.反馈从最后一个电容滤波电容取样,走一根10mil的线即可4.时钟包地需要间隔150mil-200mil打上一个地过孔5.线宽突变,确

立创EDA梁山派-申健作业评审报告