找到 “全能20期” 相关内容 条
  • 全部
  • 默认排序

布局没什么问题,注意电感内部需要挖空处理的:此处也是一致的问题,自己去放置禁止布线区域:注意板上的走线都一直线宽,除了特殊信号的:注意打孔注意对齐等间距:其他的没什么问题。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PC

全能20期PADS-丁世路-第一次作业-DC-DC模块设计

晶振注意包地:缝合孔不需要打太密集,间距150mil放置一个即可:过孔不要打在焊盘上,自己注意调整:多处存在这样的情况,自己更改。铺上铜皮就不用走线了:走线不能在器件内部:晶振是需要保持净空的,不能走线:以上评审报告来源于凡亿教育90天高速

AD-全能20期-SMT32-两层板-20期-杨文越

整板的GND网络并未连接,铺上大地铜连接即可:注意对内等长规范,GAP需要大于等于3W:将不符合规范的对内等长修改下。其他的差分对内等长以及对跟对等长没问题了。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程

AD-全能20期-AD王志武第十八次作业MIPI模块的PCB设计

RS232的RX TX尽量不要同层平行走线,如需就要保持5W的距离以及用GND隔开 ,所以此处可以铺大铜皮 那么中间即存在GND走线:此处电源信号采取铺铜处理,那么对应的GND可以铺铜:其他的没什么问题,注意可以铺个大地铜。以上评审报告来源

AD-全能20期-AD王志武第十几次作业232-485 接口模块的PCB设计

可以在这一块放置一个铜皮挖空区域,把尖岬的铜皮都割掉:电源过孔数量尽量跟地数量一致,进行一一对应的回流:其他的没什么问题了。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:http

AD-全能20期- AD王志武第十六次作业AODIO模块的PCB设计

差分需要耦合走线,重新拉下进焊盘:注意信号加粗要拉出焊盘之后再去加粗走线:差分对内等长误差 为5MIL: TX并未设置等长组等长:RX虽然分组,但未设置等长规则:注意RX TX都要设置等长组并且等长规则 再去拉等长,自己再去优化下。以上评审

AD-全能20期- AD李磊—第六次作业百兆网口 ETH

注意电感的挖空区域是哪些:焊盘走线注意规范:建议器件中心对齐:铺铜注意优化,不能直角以及尖角:以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao

AD-全能20期-AD-第一次作业-DCDC模块

此处这里的信号直接走线包地处理就可以了:机壳地与电源地之间至少满足2MM间距:跨接器件两边多放置点地过孔:电感的每一层都需要挖空:铜皮不要尖角:电源 模块的反馈信号注意连接:这个反馈信号连接有误,要连接到最后输出的电容管脚上:等长线之间尽量

AD-全能20期-AD二十好几——4层板

地负片层并未赋予网络:差分对内等长注意规范:上述一致原因:差分对内等长5MIL:以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/it

AD-全能20期- AD王志武第五次作业USB3.0和TYPE_C 的PCB设计

走线拉出焊盘之后再去加粗:差分走线需要保持耦合,重新连接下:差分对内等长注意规范:保持耦合走线,差分下面 的走线明显比上面的宽,自己重新绘制下:差分队跟队之间也要满足10MI的误差:差分对内等长误差为5MIL:以上评审报告来源于凡亿教育90

AD-全能20期-AD杨文越-HDMI-第五次作业