找到 “模块设计” 相关内容 条
  • 全部
  • 默认排序

此处的电阻电容塞到芯片底部,跟对应网络进行连接:机壳地跟电路地之间至少间距2MM,除了 跨接器件部分:变压器每层都需要挖空:变压器上除了差分其他信号加粗到20MIL:晶振注意从滤波电容那里包地处理:一把RX 或者TX的信号线尽量是一把紧凑整

全能19期-黎润舟-第四次作业-千兆网络模块设计

差分信号打孔换层 注意两侧打上地过孔,缩短回流路径:注意器件尽量整体中心对齐:过孔注意间距,不要造成平面割裂:变压器上除了差分信号 其他的加粗20MIL:差分对内等长误差控制在5MIL:RX TX需要对内做等长以上评审报告来源于凡亿教育90

Allegro-弟子- 金洲梁 第六次作业百兆网口模块设计

电感内部需要挖空处理这个器件需要调整一下不要放到电感下面图上还有未布线的网络和未布线的连接存在stub线头以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.

367 0 0
黎润舟-第二次作业PMU模块设计

还存在飞线,网络没有连接完全:12V电源信号都没有连接上:铺铜尽量不要直角,钝角铺铜,优化下:电感内部挖空的区域是除了焊盘的区域:此处焊盘出线必须拉出焊盘再去拐线,不能直接从中心拉下来:此处还都是短路报错,自己检查下:除了IC焊盘上的过孔开

全能22期-AD-罗浩元-第一次作业-DCDC电源模块设计

TF:注意数据线包地处理:SIM:数据线包地处理,用地线隔开:其他的没问题了 。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/it

Allegro-弟子- 金洲梁 第五次作业TF,SIM模块设计

1、CGND这边也需要就近多打孔2、多处孤岛铜皮和尖岬铜皮3、焊盘应从短边出线,避免从长方向出线。4、变压器除差分信号外,其它信 号都要加粗到20mil以上。5、晶振需要走类差分布线,尽量缩短到芯片走线。6、走线避免锐角7、器件摆放干涉8、

90天全能特训班19期-AD刘+第三次作业+千兆网口模块设计

过孔打到最后一个器件后方,反馈信号连接到最后一个器件后方电源走线加粗走线同层器件中间多余铺铜挖空走线铺铜在焊盘内和焊盘保持等宽,出焊盘后尽快加粗走线多处尖岬铜皮未处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审除芯片下方散热打孔

90天全能特训班22期-魏信AD+第二次作业+PMU模块设计作业

有飞线未连接铜皮没有分配网络铺铜可以调整一下要包住焊盘这里可以铺铜连接以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item.ht

214 0 0
PCB Layout 2023-12-25 17:16:35
兜兜里有糖-DCDC电源模块设计作业评审

电感底部不要放置器件:可以吧电阻电容放置到中间IC的底部。电感内部也需要挖空处理:DCDC电源主干道建议铺铜处理满足其载流大小:LDO 电路部门扇孔注意过孔对齐:走线不要直角:LDO电源信号尽量拉出焊盘就加粗,不要拉出很多之后再去加粗:以

PADS-全能21期-买一片空明 pdas 第四次作业——pum电源模块设计

电源信号建议铺铜处理:注意电源模块的布局。输入输出都是铺铜处理:电感底部不要走线:上述一致原因:建议看下自己的电源模块设计需要优化。晶振前面的滤波电容位置是否反了 走线是要π型滤波 gnd管脚放置外部来将晶振进行包地处理:上述一致问题:等长

Allegro-全能20期-肖平铮-第八次作业-四层达芬奇板PCB设计