0
收藏
微博
微信
复制链接

一文详解电源供电以及电机驱动原理与电路分析

2022-09-02 15:59
1136

电机驱动Motor drive是组装在胶片式照相机内的微型电机或弹簧及其附件的总称,借助微型电机自动地卷取胶片,大多是指35毫米单镜头反光相机所用的。 

01

供电电路原理


供电部分原理图如图1-1所示:


19725744291697a7bd798d43f5da6b.png

图1-1

 

从图1-1中可知道供电有+5V、+3.3V、+1.5V三种,其中每个电源均有0.1µF的旁路电容,将电源中的高频串扰旁路到地,防止高频信号通过电源串扰到其它模块中。同时还能将电源本身的工频干扰滤除。

 

值得注意的是:在布线的时候,经退藕电容退藕后的电源输出点应该尽量紧靠芯片的电源引脚进行供电,过长的引线有可能重新变成干扰接收天线,导致退藕效果消失。如果无法让每个退藕后的电源输出点均紧靠芯片的电源引脚,那么可以采用分别退藕的方法,即分别尽量紧靠每个芯片的电源引脚点接入退藕电容进行退藕,这也解释了为什么图1-1的3.3V电源有两个退藕输出点。


02

电机驱动电路原理


电机驱动电路原理如图2-1所示:


76d7562ed824f5f502b2423f5cdd01.png

图2-1

 

图2-1中Header 4X2为4排2列插针,FM0~3为FPGA芯片I/O输出口,加入的插针给予一个可动的机制,在需要使用时才用跳线帽进行相连,提高I/O口的使用效率。RES5是五端口排阻,内部集成了4个等阻值且一端公共连接的电阻,PIN 1是公共端,PIN2~5为排阻的输出端,排阻原理图如图2-2所示:


5d2fbb77adeb07ade373d931a4671f.png

图2-2

 

该排阻公共端接电源,即上拉电阻形式,作用是增强FPGA芯片I/O口(以下简称I/O口)的驱动能力,实际上就是增加I/O输出高电平时输出电流的大小。当I/O输出高电平时,+5V电源经排阻与IN1~4相连,相当于为I/O提供一个额外的电流输出源,从而提高驱动能力。当I/O输出低电平时,可将I/O近似看做接地,而IN1~4因与I/O由导线直接相连,因此直接接受了I/O的低电平输出信号。此时,+5V电源经排阻R、I/O内部电路(电阻近似为零)后接地,因此该路的电流不能大于I/O的拉电流(Ii)最大值,有公式2-1:


6e79dd851735329c79b6c17bc6a20e.png

由公式2-2可以得出排阻的取值范围。

该上拉电阻除了提高驱动能力外,还有一个作用,就是进行电平转换。经查,ULN2003的接口逻辑为:5V-TTL, 5V-CMOS逻辑。而在3.3V供电的情况下,I/O口可以提供3.3V-LVTTL,3.3V-LVCMOS,3.3V-PCI和SSTL-3接口逻辑电平。因此,需要外接5V的上拉电阻将I/O电平规格变成5V电平逻辑。


芯片ULN2003内部集成7组达林顿管,专门用于提高驱动电流,芯片引脚间逻辑如图2-3所示:


58284014fd73be6e1f1db94669df6f.png

图2-3


131af0938357b929f70206f34622d8.png

图2-4


由于I/O电流远远不足以驱动电机,因此需要外接该芯片驱动电机,ULN2003内部集成的达林顿管电路如图2-4所示。达林顿管的形式具有将弱点信号转化成强电信号的特点,I/O电平逻辑从PIN IN输入,通过达林顿管控制PIN 9(COMMON)端输入的强电信号按照I/O信号规律变化。值得注意的是:ULN2003输出逻辑将与输入逻辑相反,编程时应该注意该特点。

RES6是六端口排阻,内部集成了5个等阻值且一端公共连接的电阻,PIN 1是公共端,PIN2~6为排阻的输出端,原理图与接法说明可参考上述图2-2,排阻取值范围计算参见公式2-2,此处不再赘述。值得注意的是:RES6的PIN 1与PIN 2相连,是因为多出了一个不使用的电阻,为了避免PIN 2悬空,因此将PIN 2与PIN 1(公共端)相连,即PIN 2对应的电阻被短路,从而既避免的悬空的引脚,又能使该电阻失效。


03

电机指示灯电路原理


电机指示灯电路如图3-1所示:


6cca12ca29082805b2e33b969ece13.png

图3-1

 

电机部分指示灯用于指示各路信号的逻辑电平状态,其中R106~109为限流电阻,防止发光二极管因电流过大烧毁。值得注意的是:该指示灯的发光二极管接成共阳极,由M0~3信号端口产生低电平点亮对应的二极管,而ULN2003的OUT与IN逻辑电平相反,因此对于I/O口FM0~3来说,输出高电平就能点亮对应的发光二极管,例如:FM0输出高电平,则对应LD17点亮,编程时应注意此电路将I/O实际逻辑反相了两次,对应关系为I/O口输出哪路高电平则对应点亮哪路指示灯。


04

时钟电路原理


时钟电路如图4-1所示:


d5bdd2df149517df451dc192b47c7c.png

图4-1

 

采用50Mhz有源晶振产生时钟信号,接法采用有源晶振的典型接法:PIN 1悬空,PIN 2接地,PIN 3输出时钟信号,PIN 4接电源。由于FPGA的I/O供电为3.3V,而时钟电路产生的时钟信号要由I/O口接收,因此时钟信号最大值不能超过3.3V,故时钟电路电源采用3.3V供电。


05

FPGA部分电路原理


FPGA部分电路原理图如图5-1所示:


4b28bd8996626cf66932a84a954a75.png

图5-1

 

Header 18X2为18排2列排阵,两组排阵分别与PIN口、3.3V电源、数字地相连,提供了可动的机制,使得PIN口可根据需要用排线与目标相连,达到信号传输的目的。而3.3V电源以及数字地针口则可以根据需要,用排线为目标提供逻辑高电平或逻辑低电平。

U21D为FPGA芯片的时钟信号接收部分,通过网络标号“CLK0~3”与对应的时钟信号端口相连。

U21C为FPGA芯片的供电及接地部分,含有“GND”字样的是“地”端口,与数字地相连,VCCIO1~4为I/O口供电端口,采用3.3V电源供电,通过网络标号“+3.3V”与3.3V电源端口相连。VCCA_PLL1、VCCA_PLL2、VCCINT为内部运算器和输入缓冲区的供电端口,采用1.5V电源供电,通过网络标号“+1.5V”与1.5V电源端口相连。


U21B为JTAG与AS下载部分,TMS、TCK、TD1、TD0分别为JATAG下载方式的模式选择端、时钟信号端、数据输入端、数据输出端。DATA0为AS下载的数据端口,MSEL0、MSEL1、nCE、nCEO、CONF_ DONE、nCONFIG、nSTATUS端口按照典型接法相连。值得注意的是:无论AS还是JTAG都是通过JTAG标准通讯,AS下载一般是下载POF到PROM(flash)里,重新上电仍然可以加载,JTAG下载是通过JTAG口将sof文件直接下载到FPGA内,一般是临时调试用的,掉电就丢失了。

U22是电可擦除ROM,用于存放AS下载后的数据,使得FPGA的程序段掉电也能得以保存,DATA端是数据读取端,用于读取ROM内数据。DCLK为时钟端口,用于接收时钟信号进行同步传输。nCS是片选端口,用于接收片选信号表示对该芯片进行通讯。ASDI为AS下载数据输入端,用于接收AS下载数据。VCC与GND分别为电源端口与地端口,分别接3.3V与数字地。

登录后查看更多
0
评论 0
收藏
侵权举报
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表凡亿课堂立场。文章及其配图仅供工程师学习之用,如有内容图片侵权或者其他问题,请联系本站作侵删。

热门评论0

相关文章

电子发烧友网

关注电子发烧友网,即时收听电子行业动态,抢先知晓半导体行业发生的最新事件

开班信息