找到 “pcb特训班” 相关内容 条
  • 全部
  • 默认排序

这个时钟信号要包地处理rx和tx之间最好画根gnd间隔开来多余的线头清理一下以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item

331 0 0
PCB Layout 2023-09-25 17:13:25
肖平铮-第三次作业-RJ45百兆网口模块PCB设计

1.存在飞线没有连接2.过孔没有添加网络3.包地不完整,外侧也要包地4.差分换层旁边需要打两个地孔,包地尽量保全以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班课程可以访问链接或扫码联系助教:https://it

90天全能特训班19期-张冰+第五次作业+3.0PCB设计

走线未连接到过孔中心2.器件干涉3.时钟信号等长不符合规范4.滤波电容尽量靠近管脚摆放,尽量一个管脚一个5.直接在电源层铺一个整版电源即可以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班课程可以访问链接或扫码联系

90天全能特训班17期 AD-花生果汁 -1SDRAM-作业评审

跨接电容旁边进行多打地过孔,不同的地间距建议2mm2.器件干涉3.SDRAM等长还存在没有达到目标值4.走线尽量不要从电阻电容中间穿5.滤波电容应该靠近输入管脚放置以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班

90天全能特训班15期 AD-lzhong-达芬奇-作业评审

网口差分需要进行对内等长,误差为5mil2.VGA模拟信号需要单根包地,并打上地过孔3.数据线等长没有到目标范围内4.地址线等长需要满足3W规则5.此处一层连通无需打孔6.此处存在多余的走线以上评审报告来源于凡亿教育90天高速pcb特训班

90天全能特训班15期AD-潘昌业-达芬奇作业评审报告

过孔打到最后一个器件后方,反馈信号连接到最后一个器件后方电源走线加粗走线同层器件中间多余铺铜挖空走线铺铜在焊盘内和焊盘保持等宽,出焊盘后尽快加粗走线多处尖岬铜皮未处理以上评审报告来源于凡亿教育90天高速pcb特训班作业评审除芯片下方散热打孔

90天全能特训班22期-魏信AD+第二次作业+PMU模块设计作业

顶层BGA里面的碎铜可以挖掉2.反馈信号走线需要加粗3.等长存在误差报错4.注意晶振下面不要走线以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班课程可以访问链接或扫码联系助教:https://item.taoba

90天全能特训班17期 AD - 李天昊-达芬奇

差分对内等长锯齿状不能超过线距的两倍2.差分走线要尽量耦合出线,后期自己优化一下3.电容尽量一个管脚一个4.差分信号尽量少打孔换层,打孔注意耦合以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班课程可以访问链接或扫

90天全能特训班19期 AD - 文镜皓-百兆网口

1.ESD器件应该尽量考近USB接口,放置的顺序是ESD-共模电感-阻容。2.差分对内等长误差控制在5mm以内。3.差分走线尽量保持在一层走线,避免一层走一半,换层在两端完成。以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解

90天全能特训班18期-AD汤文光-USB3.0&Type-C模块-作业评审

注意过孔间距,不要造成平面铜皮割裂:注意地址控制时钟组跟数据组可以用GND走线间隔开:下面的数据一致用GND走线隔开:其他的走线等长没什么问题了。以上评审报告来源于凡亿教育90天高速pcb特训班作业评审如需了解pcb特训班课程可以访问链接或

全能18期-one pice-SDRAM