找到 “锐角” 相关内容 条
  • 全部
  • 默认排序

配置电阻电容可以稍微紧凑点:铜皮注意尽量不要直角锐角 ,可以优化下:其他的没什么问题了。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.co

Allegro-全能19期-Allegro邹测景-第一次作业-DCDC模块的PCB设计

1.电源模块主输出路径打孔只有两个孔有连接,载流不够2.差分有报错未处理3.LED灯尽量考经板边摆放4.pcb下方各模块电源走线载流不够,应最少40mil线宽5.信号布线注意保持3W间距规则6.布线尽量避免直角锐角以上评审报告来源于凡亿教育

90天全能特训班20期-AD_2层STM32

1.dcdc需要单点接地,地网络焊盘连接到一起在芯片下方打孔2.反馈信号应从电源最末端连接3.焊盘出线要从短边出线避免长边出线;走线避免直角锐角4.电源输出主路径应该加宽载流5.大电感下方应做铺铜挖空处理,相邻大电感需要朝不同方向垂直摆放6

90天全能特训班18期-allegro-袁陈-第一次作业-dcdc模块设计

差分对内等长错误,按照等长绕线高度和长度不符合规范焊盘没有开窗相邻器件尽量朝相同方向整齐放置走线避免锐角对内等长误差不达要求,差分对内等长误差要求在5mil范围内以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课

90天全能特训班22期-David AD(群昵称)-第三次作业-百兆网口设计

差分走线需要再优化一下2.此处差分尽量打孔换层,在旁边添加一对回流地过孔,包地即可3.电容靠近管脚放置,走线优化一下,不要有锐角4.焊盘中心出线至外部才能拐线处理,避免生产出现虚焊5.存在多处开路6.差分需要进行对内等长,误差5mil7.R

90天全能特训班19期 allegro - THE-百兆网口

差分连接焊盘走线不要重叠、锐角,两边保持一致变压器除差分走线以外其他所有走线加粗到20mil以上差分走线尽量耦合差分走线出焊盘尽快耦合保持长度一致时钟信号包地打孔处理rx、tx分别建立等长组控制100mil误差分别等长走线应连接到焊盘中心,

90天全能特训班22期-魏信+第三次作业+百兆网口作业

1、CGND这边也需要就近多打孔2、多处孤岛铜皮和尖岬铜皮3、焊盘应从短边出线,避免从长方向出线。4、变压器除差分信号外,其它信 号都要加粗到20mil以上。5、晶振需要走类差分布线,尽量缩短到芯片走线。6、走线避免锐角7、器件摆放干涉8、

90天全能特训班19期-AD刘+第三次作业+千兆网口模块设计

电源座子需要超出板框放置2.存在开路3.采用单点接地,此处可以不用打孔,只用在散热焊盘上打孔即可4.尽量从焊盘中心出线5.电源输出电容应该先打后小6.电容位置错误,这是第二路电源的输入电容,应该放在后面7.走线尽量不要有锐角,后期自己调整一

90天全能特训班18期-allegro-觅一惘-DCDC

电感所在层的内部需要挖空2.注意过孔不要上焊盘3.铺铜尽量包住焊盘,避免造成开路4.反馈要从最后一个滤波电容后面取样5.此处不满足载流,建议铺铜处理,走线不要有锐角6.电感下面尽量不要放置器件,可以放在芯片管脚上7.器件干涉8.走线与焊盘同

90天全能特训班19期 AD -朱腾 -DCDC

走线在焊盘内和焊盘保持一样宽,出焊盘后在尽快加宽走线应避免锐角、直角主要电源路径要铺铜加宽载流多处孤岛铜皮尽量不要任意角度铺铜布线建议用铺铜连接可以自动避让报错,一般不用铜箔连接除散热焊盘外过孔不要上焊盘以上评审报告来源于凡亿教育90天高速

90天全能特训班21期-康斯坦丁-pmu-第三次作业