请问布线的时候怎么改直角
推荐问题
更多我想问下老师和大家,为什么打孔连线会报这样的错?
AD16怎么转protel99se?
2017-7-12 16:21 上传请教:管脚之间距离过短,这个在规则里面那个地方设置啊规则查了一遍,也没找到管脚到管脚之间的间距设置
AD18 怎么增加Value啊 现在Report BOM 时候,Value总是不显示
你可能感兴趣的文章
更多【Allegro软件PCB设计120问解析】第41问 怎么对单个焊盘的铜皮连接属性进行设置呢?



答:我们在进行PCB设计的时候呢,一般与铜皮的连接属性都是提前设置好的,一般通孔焊盘设置为十字连接,小铜皮的贴片焊盘设置为全连接,大铜皮的贴片焊盘设置为十字连接,方便焊接。这里,讲解一下,在已经设置好的情况下,如何对单个焊盘的铜皮连接属性进行单独设置,而不破坏整个铜皮连接属性,具体操作如下所示:
【原理图库创建常见问题解答50例解析】第24问 如何显示或隐藏管脚编号和名称?



答:在绘制原理图原器件的时候,有时管脚数量过多,管脚编号会显的特别密。既可以选择隐藏管脚编号,显示主要目的就是分辨出信号管脚。

25HZ相敏轨道电路总体设计 轨道变压器的变比
25HZ相敏轨道电路总体设计 轨道变压器的变比-二元二位继电器是用来指示改轨道电路区段占用空闲情况:吸起为空闲;落下为占用或故障。

DDR5内存内存频率首次突破10000MHz
近年来,硬件圈流传着“超频到10GHz,全人类感谢你”的梗,现在全人类真的要感谢微星团队了。刚开始DDR5内存的标准起步频率只有4800MHz,然而潜力是无限的,现在微星团队率先将DDR5内存超频到10000MHz(MT/s)。不会在8层D

受规则的限制,操作不了蛇形线,只能硬生生按照最原始的方法把差分线走成等长
PCB设计,遇到差分线,需要做等长设计时,该怎么操作呢?在做走线等长设计的时候,我一般都是采用让走线进入蛇形走线模式,然后走出蛇形线来快速完成等长设计。

AD差分走线时出现Second differential pair primitive could not be found报错
AD差分走线时出现Second differential pair primitive could not be found报错
